[发明专利]基于FPGA的室上性心动过速检测方法及系统有效
申请号: | 201210589659.6 | 申请日: | 2012-12-29 |
公开(公告)号: | CN103892827A | 公开(公告)日: | 2014-07-02 |
发明(设计)人: | 罗娱;颜延;杜雷雷;李扬;梅求军;王磊 | 申请(专利权)人: | 深圳先进技术研究院 |
主分类号: | A61B5/0464 | 分类号: | A61B5/0464 |
代理公司: | 深圳市科进知识产权代理事务所(普通合伙) 44316 | 代理人: | 宋鹰武 |
地址: | 518055 广东省深圳*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种基于FPGA的室上性心动过速检测方法,包括:S1.接收心电采集装置采集的心电信号;S2.对接收到的心电信号进行加窗处理;S3.对经加窗处理的心电信号进行时频变换;S4.计算经时频变换得到的数据中半功率点的频率值;S5.比较频率值是否小于预设的阈值,当频率值小于阈值时,进入步骤S6,否则返回步骤S1;S6.进行预警显示。本发明基于FPGA,通过对接收的心电信号进行时频转换,在频域上进行分析,并与正常心电图进行比较,从而检测出室上性心动过速。能够自动、快速进行检测,且应用简单。当与心电采集装置连用时,能够自动快速分析心电数据,并在出现状况时及时预警。 | ||
搜索关键词: | 基于 fpga 室上性 心动过速 检测 方法 系统 | ||
【主权项】:
一种基于FPGA的室上性心动过速检测方法,包括以下步骤:S1接收心电采集装置采集的心电信号;S2对接收到的心电信号进行加窗处理;S3对经加窗处理的心电信号进行时频变换;S4计算经时频变换得到的数据中半功率点的频率值;S5比较频率值是否小于预设的阈值,当频率值小于阈值时,进入步骤S6,否则返回步骤S1;S6进行预警显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳先进技术研究院,未经深圳先进技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210589659.6/,转载请声明来源钻瓜专利网。