[发明专利]一种I2C总线的防死锁系统及其防死锁方法有效
申请号: | 201210593526.6 | 申请日: | 2012-12-31 |
公开(公告)号: | CN103019871A | 公开(公告)日: | 2013-04-03 |
发明(设计)人: | 姜朝来 | 申请(专利权)人: | 四川迪佳通电子有限公司 |
主分类号: | G06F11/00 | 分类号: | G06F11/00 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 张全文 |
地址: | 518000 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于I2C总线设计领域,提供了一种基于IP核复用的I2C总线的防死锁系统及其防死锁方法。该系统置于I2C模块中,采用IP核复用技术,通过在I2C模块内部增加IP核模块,实现对串行时钟线异常与否的监测,并当监测到异常时,重置I2C总线,进而达到了防死锁的目的。相对于现有技术而言,无需在I2C总线上增加额外的总线恢复设备,降低了防死锁功能的实现成本;且由于采用了IP核复用技术,无需在I2C模块的软件上增加代码监测,减少了不稳定因素,特别适用于对实时性要求较高的场合。 | ||
搜索关键词: | 一种 i2c 总线 死锁 系统 及其 方法 | ||
【主权项】:
一种I2C总线的防死锁系统,所述系统包括寄存器模块和主状态机模块,其特征在于,所述系统还包括:从状态机启动模块,用于在所述主状态机模块的控制下启动;采样模块,用于在所述从状态机启动模块的控制下启动,采集I2C总线的串行时钟线上时钟信号跳变沿的计数值信息,以及跳变沿之间的持续时长信息;异常监控处理模块,用于根据所述计数值信息和所述持续时长信息,并结合第一预设时长、第二预设时长和预设时长范围,判断所述串行时钟线是否出现异常;处理器模块,用于当所述异常监控处理模块判断所述串行时钟线出现异常时,通过所述寄存器模块中的控制寄存器,控制所述主状态机模块重置所述I2C总线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川迪佳通电子有限公司,未经四川迪佳通电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201210593526.6/,转载请声明来源钻瓜专利网。
- 上一篇:近邻搜索方法与系统
- 下一篇:一种电容式触摸屏的测试方法、系统及电子设备