[实用新型]智能多时源自动优化、协商授时时间同步系统有效
申请号: | 201220011846.1 | 申请日: | 2012-01-12 |
公开(公告)号: | CN202443290U | 公开(公告)日: | 2012-09-19 |
发明(设计)人: | 孙得膑 | 申请(专利权)人: | 孙得膑 |
主分类号: | G05B19/05 | 分类号: | G05B19/05 |
代理公司: | 烟台双联专利事务所(普通合伙) 37225 | 代理人: | 矫智兰 |
地址: | 264000 山东省烟*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种多时源自动优化、协商授时时间同步系统,属时间同步系统、子母钟系统技术领域。授时时间同步系统:包括多个时间源模块,时间源模块通过总线与中控CPU、时钟背板接口通讯连接,时间源模块包括时源卡、可编程逻辑器及时源CPU,时源CPU与中控CPU5通讯连接。授时方法:1、各可编程逻辑器测量时源卡精度;2、中控CPU选最优时源授时;3、剩余时间源模块按照精度排队;4、通过次优级时间源模块检测各时间源模块输出,授权系统出现故障时,将次优级时间源模块的时源切换至中控CPU进行授时。本实用新型采用高速的可编程逻辑器件及多时源的备份方案,自动选用信号质量最好的对系统授时,实现了时源之间的有效测量机制、智能择优、智能切换。 | ||
搜索关键词: | 智能 多时 源自 优化 协商 授时 时间 同步 系统 | ||
【主权项】:
智能多时源自动优化、协商授时时间同步系统,其特征在于包括多个时间源模块(1),时间源模块(1)通过总线与中控CPU(5)、时钟背板接口(3)通讯连接,时间源模块(1)包括时源卡(6)、用于对时源卡(6)进行控制与侦测的可编程逻辑器(2)以及与可编程逻辑器(2)通讯连接的时源CPU(4),时源CPU(4)与中控CPU(5)通讯连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于孙得膑,未经孙得膑许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220011846.1/,转载请声明来源钻瓜专利网。