[实用新型]一种基于FPGA的背景差分法目标检测跟踪系统有效

专利信息
申请号: 201220109294.8 申请日: 2012-03-21
公开(公告)号: CN202976212U 公开(公告)日: 2013-06-05
发明(设计)人: 李晶皎;陆振林;王爱侠 申请(专利权)人: 东北大学
主分类号: G06T7/20 分类号: G06T7/20;G06T1/20
代理公司: 沈阳东大专利代理有限公司 21109 代理人: 梁焱
地址: 110819 辽宁*** 国省代码: 辽宁;21
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于FPGA的背景差分法目标检测跟踪系统,包括FPGA、SD卡、LED指示灯、DDR2SDRAM,两个七段数码管,LTM显示屏,还包括嵌入FPGA中的在SOPCbuilder环境下以AVLON总线为标准集成的视频检测跟踪的最小系统,主要针对静态场景中的运动物体的检测与跟踪,通过SD卡读取AVI格式视频文件,将读取视频转换成多帧图像,以图像为基础进行视频检测和跟踪的处理,获得待跟踪的运动目标,通过LTM显示屏对跟踪的结果进行显示。系统采用FPGA平台,具有很强的并行性,提高了运算速度;本实用新型具有良好的跟踪效果和适应性。
搜索关键词: 一种 基于 fpga 背景 差分法 目标 检测 跟踪 系统
【主权项】:
一种基于FPGA的背景差分法目标检测跟踪系统,其特征在于:包括FPGA 、SD卡、LED指示灯、DDR2 SDRAM,两个七段数码管,LTM显示屏,还包括SOPC最小系统;所述SD卡存储AVI格式视频数据,SD卡的输出引脚连接FPGA的输入引脚,LTM显示屏与FPGA的输出引脚连接,用于显示视频跟踪结果,DDR2 SDRAM输入引脚与FPGA的输出引脚连接,两个七段数码管分别与FPGA的输出引脚连接;所述LED指示灯和七段数码管均用于程序调试及状态显示;所述SOPC最小系统包括Nios II软核处理器、DDR2控制器、SD卡控制器、Seg7七段数码管控制器、LED控制器和LTM控制器;Nios II软核处理器通过AVLON总线与DDR2控制器、Seg7七段数码管控制器和LED控制器连接和通信,并在FPGA中集成SOPC最小系统,且DDR2控制器与DDR2 SDRAM相连,SD卡控制器与SD卡相连,Seg7七段数码管控制器与两个七段数码管相连,LED控制器与LED指示灯相连,LTM控制器与LTM显示屏相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东北大学,未经东北大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201220109294.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top