[实用新型]一种基于FPGA+DSP 实现的高速数据采集装置有效
申请号: | 201220218217.6 | 申请日: | 2012-05-07 |
公开(公告)号: | CN202563080U | 公开(公告)日: | 2012-11-28 |
发明(设计)人: | 徐小杰;黄可生;林锋 | 申请(专利权)人: | 中国人民解放军海军702厂;上海可讯信息技术有限公司 |
主分类号: | G01S7/40 | 分类号: | G01S7/40;G01S7/52 |
代理公司: | 上海精晟知识产权代理有限公司 31253 | 代理人: | 何新平 |
地址: | 200434 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种基于FPGA+DPS实现的高速数据采集装置,其特征在于,包括:FPGA单元、DSP单元、存储单元、扩展存储单元、闪存单元、存储磁盘、CPLD单元、以太网PHY芯片和通道输入单元;FPGA单元与DSP单元通过芯片级高速串行总线接口连接;CPLD单元分别连接FPGA单元与DSP单元;存储单元和存储磁盘都与FPGA单元连接;扩展存储单元和闪存单元都与DSP单元连接;以太网PHY芯片与DSP单元通过SGMII接口连接;所述通道输入单元与所述FPGA连接。本实用新型具有采集速度高、存储容量大、通用性强、性价比高等优势。 | ||
搜索关键词: | 一种 基于 fpga dsp 实现 高速 数据 采集 装置 | ||
【主权项】:
一种基于FPGA+DPS实现的高速数据采集装置,其特征在于,包括:FPGA单元、DSP单元、存储单元、扩展存储单元、闪存单元、存储磁盘、CPLD单元、以太网PHY芯片和通道输入单元;FPGA单元与DSP单元通过芯片级高速串行总线接口连接;CPLD单元分别连接FPGA单元与DSP单元;存储单元和存储磁盘都与FPGA单元连接;扩展存储单元和闪存单元都与DSP单元连接;以太网PHY芯片与DSP单元通过SGMII接口连接;所述通道输入单元与所述FPGA连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军海军702厂;上海可讯信息技术有限公司,未经中国人民解放军海军702厂;上海可讯信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201220218217.6/,转载请声明来源钻瓜专利网。
- 上一篇:玻璃与塑料的复合体及其制作方法
- 下一篇:风力发电驱动的电动车系统