[实用新型]一种应用于DCS的时钟同步电路有效

专利信息
申请号: 201220636257.2 申请日: 2012-11-26
公开(公告)号: CN202949433U 公开(公告)日: 2013-05-22
发明(设计)人: 孔亚广;孙祥祥;薛安克;徐哲 申请(专利权)人: 杭州电子科技大学
主分类号: H04J3/06 分类号: H04J3/06
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 杜军
地址: 310018 浙*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种应用于DCS的时钟同步电路。本实用新型包括电源模块、通讯模块以及控制模块,电源模块主要是以电源管理芯片AMS1117为核心的3.3V电压转换电路,通讯模块由串行网络通信模块、JTAG接口和以太网通讯模块组成;以电压转换芯片AMS1117为核心的3.3V电压转换电路为控制模块以及通讯模块中的JTAG接口、以太网通讯模块和串口通讯模块提供3.3V电压;通讯模块中的RS232接口和JTAG接口用于和外部计算机之间的数据传送,RJ45接口J4用于分布式系统之间的数据传输。本实用新型电路功耗低、精度高、适用于工业现场的精确时钟同步。
搜索关键词: 一种 应用于 dcs 时钟 同步 电路
【主权项】:
一种应用于DCS的时钟同步电路,包括电源模块、通讯模块以及控制模块,电源模块主要是以电源管理芯片AMS1117为核心的3.3V电压转换电路,通讯模块由串行网络通信模块、JTAG接口和以太网通讯模块组成;以电压转换芯片AMS1117为核心的3.3V电压转换电路为控制模块以及通讯模块中的JTAG接口、以太网通讯模块和串口通讯模块提供3.3V电压;通讯模块中的RS232接口和JTAG接口用于和外部计算机之间的数据传送,RJ45接口J4用于分布式系统之间的数据传输,其特征在于:3.3V电压转换电路包括第一保险熔断器F1、第一防反接二极管D1、第一开关S1、第六电容C6、第七电容C7、第八电容C8、第九电容C9、第十电容C10、第十一电容C11、第十二电容C12、第十三电容C13、第一电阻R1和第一发光二极管LED1和电源管理芯片AMS1117;第一保险熔断器F1的一端和5V供电电源连接,第一保险熔断器F1的另一端和第一二极管D1的阴极连接并连到第一开关S1的第五引脚,第一二极管D1的阳极接地;第一电阻R1的一端、第十一电容C11的一端、第十二电容C12的一端、第六电容C6的一端和第十三电容C13的正极与电源管理芯片AMS1117的第三引脚相连并接到开关S1的第五引脚,第七电容C7、第八电容C8、第九电容C9和第十电容C10的正极与电源管理芯片AMS1117的第二引脚相连,第六电容C6的另一端、第七电容C7的另一端、第八电容C8的另一端、第九电容C9的另一端、第十电容C10的负极、第十一电容C11的另一端、第十二电容C12的另一端、第十三电容C13的负极、第一开关S1的第四引脚与电源管理芯片AMS1117的第一引脚相连并接地,第一电阻R1的另一端与第一发光二极管LED1的阳极相连,第一发光二极管LED1的阴极接地;通信模块包括第一电容C1、第二电容C2、第三电容C3、第四电容C4、第五电容C5、第十四电容C14、第十五电容C15、第十六电容C16、第十七电容C18、第十八电容C18、第十九电容C19、第二十电容C20、第二十一电容C21、第二十二电容C22、第二十三电容C23、第二十四电容C24、第二十五电容C25、第二十六电容C26、第二十七电容C27、第二十八电容C28、第二十九电容C29、第三十电容C30、第三十一电容C31、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第十八电阻R18、第十九电阻R19、第二十电阻R20、第二十一电阻R21、第二十二电阻R22、第二十三电阻R23、第二十四电阻R24、第二十五电阻R25、第二十六电阻R26、第二十七电阻R27、第二十八电阻R28、第二十九电阻R29、第三十电阻R30、第三十一电阻R31、第三十二电阻R32、第三十三电阻R33、第三十四电阻R34、第三时钟晶振Y3、RJ45网口J4、JTAG接口J3、串口通信电平接口转换芯片MAX3232、串口COM0、以太网PHY控制器DP83848、1*3排针J2、第二发光二极管LED2、第三发光二极管LED3、第四发光二极管LED4;第一电容C1两端分别接串口通信电平接口转换芯片MAX3232的第一引脚和第三引脚,第五电容C5两端分别接串口通信电平接口转换芯片MAX3232的第四引脚和第五引脚,串口通信电平接口转换芯片MAX3232的第十六引脚和第二电容C2一端相连并接到3V3,第三电容C3的一端和第四电容C4的一端分别接到串口通信电平接口转换芯片MAX3232的第二引脚和第六引脚,第二电容C2的另一端、第三电容C3的另一端、第四电容C4的另一端和串口通信电平接口转换芯片MAX3232的第十五引脚相连并接地,串口通信电平接口转换芯片MAX3232的第十一引脚和第十二引脚分别接到主控制器STM32F107VCT6的第六十八引脚和第六十九引脚,串口COM0的第二引脚和排针J2的第一引脚相连并连接到串口通信电平接口转换芯片MAX3232的第十四引脚,串口COM0的第三引脚和排针J2的第三引脚相连并连接到串口通信电平接口转换芯片MAX3232的第十三引脚,串口COM0的第五引脚和排针J2的第二引脚相连并接地;JTAG接口J3的第一引脚和第二引脚相连并连接到3V3,第三引脚连接到控制模块中控制器STM32F107VCT6第九十一引脚,JTAG接口J3的第四引脚接到控制模块中控制器STM32F107VCT6的第十四引脚,第五引脚接到控制模块中控制器STM32F107VCT6的第七十七引脚,第六引脚接到控制模块中控制器STM32F107VCT6的第八十九引脚,第七引脚接到控制模块中控制器STM32F107VCT6的第七十二引脚,第九引脚接到控制模块中控制器STM32F107VCT6的第七十六引脚,第八引脚和第十引脚相连并接地;第八电阻R8一端接控制器STM32F107VCT6的第十八引脚,另一端接以太网PHY控制器DP83848的第一引脚;第七电阻R7的一端接控制器STM32F107VCT6的第十七引脚,另一端接以太网PHY控制器DP83848的第五引脚;第六电阻的一端接控制器STM32F107VCT6的第九十五引脚,另一端接以太网PHY控制器DP83848的第六引脚;第九电阻R9的一端接控制器STM32F107VCT6的第四十八引脚,另一端接以太网PHY控制器DP83848的第二引脚;第十电阻R10的一端接控制器STM32F107VCT6的第五十一引脚,另一端接以太网PHY控制器DP83848的第三引脚;第十一电阻R11的一端接控制器STM32F107VCT6的第五十二引脚,另一端接以太网PHY控制器DP83848的第四引脚;第十二电阻R12的一端接控制器STM32F107VCT6的第五十六引脚,另一端接以太网PHY控制器DP83848的第四十三引脚;第十三电阻R13的一端接控制器STM32F107VCT6的第五十七引脚,另一端接以太网PHY控制器DP83848的第四十四引脚;第十四电阻R14的一端接控制器STM32F107VCT6的第五十八引脚,另一端接以太网PHY控制器DP83848的第四十五引脚;第十五电阻R15的一端接控制器STM32F107VCT6的第五十九引脚,另一端接以太网PHY控制器DP83848的第四十六引脚;第十十六电阻R16的一端接控制器STM32F107VCT6的第四十七引脚,另一端接以太网PHY控制器DP83848的第四十一引脚;第十七电阻R17的一端接控制器STM32F107VCT6的第五十五引脚,另一端接以太网PHY控制器DP83848的第三十九引脚;第十八电阻R18的一端接控制器STM32F107VCT6的第二十四引脚,另一端接以太网PHY控制器DP83848的第三十八引脚;第十九电阻R19的一端接控制器STM32F107VCT6的第二十六引脚,另一端接以太网PHY控制器DP83848的第四十二引脚;第二十二电阻R22的一端接控制器STM32F107VCT6的第二十三脚,另一端接以太网PHY控制器DP83848的第四十引脚;控制器STM32F107VCT6的第十六引脚接以太网PHY控制器DP83848的第三十一引脚;第二十四电阻R24的一端接控制器STM32F107VCT6的第二十五引脚,另一端与第二十五电阻R25的一端相连并接在以太网PHY控制器DP83848的第三十引脚,第二十五电阻R25的另一端接3V3;第二十八电阻R28的一端接控制器STM32F107VCT6的第三十四引脚,另一端与第二十九电阻R29的一端相连并接到以太网PHY控制器DP83848的第七引脚,第二十九电阻R29的另一端接到3V3;第二十三电容C23与第三时钟晶振Y3的一端相连并接在以太网PHY控制器DP83848的第三十四引脚,第二十四电容C24的一端与第三时钟晶振Y3的另一端相连并接到以太网PHY控制器DP83848的第三十三引脚,第二十三电容C23的另一端和第二十四电容C24的另一端相连并接地;以太网PHY控制器DP83848的第二十四引脚连接第三十三电阻R33的一端,第三十三电阻R33的另一端接地;第二十五电容C25的一端与第二十六电容C26、第二十七电容C27、第二十八电容C28、以太网PHY控制器DP83848的第十八引脚、第二十三引脚、第三十七引脚相连,第二十九电容C29的一端与第三十电容C30、第三十一电容C31的一端相连并连接到3V3,第二十五电容C25的另一端、第二十六电容C26的另一端、第二十七电容C27的另一端、第二十八电容C28的另一端、第二十九电容C29的另一端、第三十电容C30的另一端、第三十一电容C31的另一端相连并接地;以太网PHY控制器DP83848的第十五引脚、第十九引脚、第三十五引脚、第三十六引脚和第四十七引脚相连并接地,第二十二引脚、第三十二引脚和第四十八引脚相连并接到3V3;第二十电阻R20的一端与第二十一电阻R21的一端、第二发光二极管LED2的阴极相连,第二发光二极管LED2的阳极与第二十三电阻R23的一端相连,第二十三电阻R23的另一端与第二十一电阻R21的另一端相连并接到3V3,第二十电阻R20的另一端接到以太网PHY控制器DP83848的第二十八引脚;第二十六电阻R26的一端与第二十七电阻R27的一端、第三发光二极管LED3的阴极相连,第三发光二极管LED3的阳极与第三十电阻R30的一端相连,第三十电阻R30的另一端与第二十七电阻R27的另一端相连并接到3V3,第二十六电阻R26的另一端接到以太网PHY控制器DP83848的第二十七引脚;第三十一电阻R31的一端与第三十二电阻R32的一端、第四发光二极管LED4的阴极相连,第四发光二极管LED4的阳极与第三十四电阻R34的一端相连,第三十二电阻R32的另一端与第三十四电阻R34的另一端相连并接到3V3,第三十一电阻R31的另一端接到以太网PHY控制器DP83848的第二十六引脚;以太网PHY控制器DP83848的第二十引脚和第二十一引脚相连并接到3V3;RJ45网口J4的第六引脚与以太网PHY控制器DP83848的第十三引脚、第二电阻R2的一端相连,RJ45网口J4的第三引脚与以太网PHY控制器DP83848的第十四引脚、第三电阻R3的一端相连,RJ45网口J4的第二引脚与以太网PHY控制器DP83848的第十六引脚、第四电阻R4的一端相连,RJ45网口J4的第一引脚与以太网PHY控制器DP83848的第十七引脚、第五电阻R5相连,第十四电容C14的一端与第十五电容C15的一端相连并接地,第十六电容C16的一端和第十七电容C17的一端相连并接地,第二电阻R2的另一端、第三电阻R3的另一端、第四电阻R4的另一端、第五电阻R5的另一端、第十四电容C14的另一端、第十五电容C15的另一端、第十六电容C16的另一端、第十七电容C17的另一端相连并连接到3V3;RJ45网口J4的第八引脚、第九引脚和第十引脚相连并接地;控制模块由控制器STM32F107VCT6、第一时钟晶振Y1、第二时钟晶振Y2、第一电感L1、第二电感L2、第三电感L3、第四电感L4、第三十五电阻R35、第三十六电阻R36、第三十七电阻R37、第三十八电阻R38、第三十九电阻R39、第四是电阻R40、第三十二电容C32、第三十三电容C33、第三十四电容C34、第三十五电容C35、第三十六电容C36、第三十七电容C37、第三十八电容C38、第三十九电容C39、第四十电容C40、第四十一电容C41、第四十二电容C42、第四十三电容C43、第四十四电容C44、第四十五电容C45、第四十六电容C46、第四十七电容C47、第四十八电容C48、第四十九电容C49、1*3排针P1和1*3排针P2;第三十二电容C32的一端和第二时钟晶振Y2的一端、第四十电阻R40的一端相连,第三十三电容C33的一端和第二晶振Y2的另一端、第三十五电阻的一端相连,第四十电阻的另一端接控制器STM32F107VCT6的第八引脚,第三十五电阻R35的另一端接控制器STM32F107VCT6的第九引脚,第三十二电容的另一端和第三十三电容的另一端相连并接地;第三十五电容C35的一端与第一时钟晶振Y1的一端、第三十六电阻R36的一端相连并接到控制器STM32F107VCT6的第十二引脚,第三十四电容C34的一端与第一时钟晶振Y1的另一端、第三十六电阻R36的另一端相连并接到控制器STM32F107VCT6的第十三引脚,第三十四电容C34的另一端和第三十五电容C35的另一端相连并接地;第三十七电阻R37的一端与复位开关S2的一端、第三十六电容C36的一端相连并接到控制器STM32F107VCT6的第十四引脚,第三十七电阻R37的另一个端接到3V3,复位开关S2的另一端和第三十六电容C36的另一端相连并接地;第一电感L1的一端与第三十七电容C37的一端、第三十八电容C38的一端、第三电感L3的一端相连并连接到控制器STM32F107VCT6的第二十二引脚,第三电感的另一端与第三十九电容C39的一端、第四十电容C40的一端、第四十一电容的一端相连并连接到控制器STM32F107VCT6的第二十一引脚,第二电感L2的一端与第三十七电容C37的另一端、第三十八电容C38的另一端、第四电感L4的一端相连并连接到控制器STM32F107VCT6的第十九引脚,第四电感L4的另一端与第三十九电容的另一端、第四十电容的另一端、第四十一电容的另一端相连并连接到控制器STM32F107VCT6的第二十引脚,第一电感L1的另一端连接到3V3,第二电感L2的另一端接地;第四十二电容C42的一端、第四十三电容C43的一端、第四十四电容C44的一端、第四十五电容C45的一端、第四十六电容C46的一端、第四十七电容C47的一端、第四十八电容C48的一端、第四十九电容C49的一端相连并连接到3V3,第四十二电容C42的另一端、第四十三电容C43的另一端、第四十四电容C44的另一端、第四十五电容C45的另一端、第四十六电容C46的另一端、第四十七电容C47的另一端、第四十八电容C48另的一端、第四十九电容C49的另一端相连并接地;控制器STM32F107VCT6的第十一引脚、二十八引脚、五十引脚、七十五引脚、一百引脚相连并接到3V3,第十引脚、二十七引脚、四十九引脚、七十四引脚、九十九引脚相连并接地;1*3排针P1的一号针接3V3,二号针接第三十八电阻R38的一端、第三十八电阻R38的另一端接控制器STM32F107VCT6的第九十四引脚,三号针接地;1*3排针P3的一号针接3V3,二号针接第三十九电阻R39的一端、第三十九电阻R39的另一端接控制器STM32F107VCT6的第三十七引脚,三号针接地。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201220636257.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top