[发明专利]用于降低动态功率的时钟门控电路有效
申请号: | 201280075856.4 | 申请日: | 2012-09-19 |
公开(公告)号: | CN104769841B | 公开(公告)日: | 2018-11-13 |
发明(设计)人: | 蔡燕飞;J·李;Q·戴 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03K3/00 | 分类号: | H03K3/00 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 袁逸 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了可以减小与时钟分配网络相关联的非必要功耗的时钟门控电路。对于一些实施例而言,该时钟门控电路包括锁存器控制电路、存储锁存器以及逻辑门。该控制电路具有接收输入时钟信号、时钟使能信号和时钟门控控制信号的输入,并且具有生成锁存器使能信号的输出端子。该锁存器具有响应于时钟使能信号的数据端子、响应于锁存器使能信号的锁存器使能端子、以及生成时钟门控控制信号的输出。该逻辑门具有接收输入时钟信号和时钟门控控制信号的输入,并且具有生成输出时钟信号的输出端子。该时钟门控电路可以通过将锁存器使能信号维持在恒定逻辑状态,藉此凭借防止内部逻辑门在输入时钟信号被门控之时动态切换逻辑状态来减小动态功耗的方式,来减小启用状态期间的功耗。 | ||
搜索关键词: | 用于 降低 动态 功率 时钟 门控 电路 | ||
【主权项】:
1.一种时钟门控电路,包括:第一输入端子,用于接收输入时钟信号;第二输入端子,用于接收时钟使能信号;锁存器控制电路,其包括:用于接收所述输入时钟信号和所述时钟使能信号的第一和第二输入端子,用于生成锁存器使能信号的输出端子,用于接收时钟门控控制信号的第三输入端子,与门,其具有响应于所述时钟使能信号的第一输入、响应于所述时钟门控控制信号的第二输入、以及输出,以及或非门,其具有响应于所述输入时钟信号的第一输入、耦合到所述与门的所述输出的第二输入、以及用于生成所述锁存器使能信号的输出;存储锁存器,其具有响应于所述时钟使能信号的数据端子、响应于所述锁存器使能信号的锁存器使能端子、以及用于生成时钟门控控制信号的输出端子;以及逻辑门,其具有用于接收所述输入时钟信号和所述时钟门控控制信号的输入端子、以及用于生成输出时钟信号的输出端子。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201280075856.4/,转载请声明来源钻瓜专利网。
- 上一篇:用于设定基于群组的连接的方法及装置
- 下一篇:交流发电机控制装置