[发明专利]用于在二进制转换中横跨多个原子区调度存储指令的方法和装置有效
申请号: | 201280076110.5 | 申请日: | 2012-09-27 |
公开(公告)号: | CN106170761B | 公开(公告)日: | 2019-05-10 |
发明(设计)人: | G·马;Y·金;D·M·拉弗瑞;J·李 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 毛力 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 方法和系统用于在处理单元和处理器中的二进制转换中支持横跨多个原子区的存储器存储指令的调度。在本发明的一个实施例中,该处理单元具有存储缓冲器,该存储缓冲器允许按照与源二进制程序顺序不同的顺序来发布存储指令,但是仍然按照该源二进制程序顺序来引退。这便于实现小型原子区,该小型原子区映射至源二进制代码的每一个迭代,并且将这些小型原子区一起结合进流水线化的区中。在本发明的一个实施例中,该处理单元在每个循环迭代中执行一次提交指令,而不是在循环退出后执行一次提交指令。 | ||
搜索关键词: | 用于 二进制 转换 横跨 多个原 子区 调度 存储 指令 方法 装置 | ||
【主权项】:
1.一种用于处理单元的装置,包括:逻辑单元,所述逻辑单元用于对具有源二进制程序顺序的代码执行二进制转换,其中,按照与所述代码的一条或多条存储指令的源二进制程序顺序不同的顺序来发布经二进制转换的代码的所述一条或多条存储指令;并且其中,按照所述源二进制程序顺序来引退所述经二进制转换的代码的所述一条或多条存储指令,其中,每条存储指令具有用于指示所述源二进制程序顺序的存储偏移指示符,并且所述代码包括一条或多条提交指令,其中,每条提交指令具有计数,并且其中,仅在所述存储指令的所述存储偏移指示符小于或等于被执行的提交指令的所述计数的时候,每条存储指令才是从外部可见的,所述逻辑单元用于:响应于所述被执行的提交指令,如果所述存储偏移指示符大于所述计数,则从每条存储指令的所述存储偏移指示符中减去所述计数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201280076110.5/,转载请声明来源钻瓜专利网。