[发明专利]基于单个FLASH存储芯片的双启动方法无效
申请号: | 201310034458.4 | 申请日: | 2013-01-29 |
公开(公告)号: | CN103116511A | 公开(公告)日: | 2013-05-22 |
发明(设计)人: | 刘勇刚;胡胜强;李传宝;陈俊强 | 申请(专利权)人: | 烽火通信科技股份有限公司 |
主分类号: | G06F9/445 | 分类号: | G06F9/445 |
代理公司: | 北京捷诚信通专利事务所(普通合伙) 11221 | 代理人: | 魏殿绅;庞炳良 |
地址: | 430074 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于单个FLASH存储芯片的双启动方法,包括以下步骤:在存储芯片的不同位置上分别存储有主用和备用BOOT,CPU的地址线通过CPLD逻辑模块与存储芯片的地址线连接;CPLD逻辑模块上设有启动成功标志寄存器,启动成功标志寄存器根据主用或备用BOOT启动是否成功进行相应的置位;CPLD逻辑模块根据启动成功标志寄存器的状态进行主用和备用BOOT轮转,如果是从主用BOOT启动,则将CPU地址信息透传给存储芯片,并从主用BOOT引导系统启动;如果是从备用BOOT启动,则根据备用BOOT程序在存储器中的位置锁住相应的地址线,并从备用BOOT引导系统启动。本发明,只采用一片存储芯片实现双启动功能,解决了使用双FLASH成本高、体积大和系统资源消耗多的问题。 | ||
搜索关键词: | 基于 单个 flash 存储 芯片 启动 方法 | ||
【主权项】:
基于单个FLASH存储芯片的双启动方法,其特征在于,包括以下步骤:在FLASH存储芯片的不同位置上分别存储有主用BOOT和备用BOOT,CPU的地址线通过CPLD逻辑模块与FLASH存储芯片的地址线连接;CPLD逻辑模块上设有启动成功标志寄存器,所述启动成功标志寄存器根据主用BOOT或备用BOOT启动是否成功进行相应的置位;CPLD逻辑模块根据所述启动成功标志寄存器的状态进行主用BOOT和备用BOOT轮转,如果需要从主用BOOT启动,则将CPU地址信息透传给FLASH存储芯片,并从主用BOOT引导系统启动;如果需要从备用BOOT启动,则根据备用BOOT程序在FLASH存储器中的位置锁住相应的地址线,并从备用BOOT引导系统启动。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司,未经烽火通信科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310034458.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种电解铜粉阳极板起装吊架
- 下一篇:一种石油钻头起吊夹具