[发明专利]基于并行DSP的SAR图像高速处理系统及其方法有效

专利信息
申请号: 201310047031.8 申请日: 2013-01-25
公开(公告)号: CN103116872A 公开(公告)日: 2013-05-22
发明(设计)人: 焦李成;侯彪;李博学;马文萍;马晶晶;张向荣;王爽 申请(专利权)人: 西安电子科技大学
主分类号: G06T1/20 分类号: G06T1/20;G06F9/50
代理公司: 陕西电子工业专利中心 61205 代理人: 田文英;王品华
地址: 710071*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种基于并行DSP的SAR图像高速处理系统及其方法,本发明的系统由上位机模块、控制中心模块、扩展存储模块和多个数据处理模块组成。本发明使用上位机存储和显示SAR图像、设置算法和参数、进行预处理并分块,再使用通用串行总线USB将数据和参数发送给控制中心模块;控制中心模块将数据暂存到扩展存储模块,然后通过链路端口LinkPort发送给多个数据处理模块,并实时进行任务调度;数据处理模块对数据进行处理,完成后将结果传回控制中心,由控制中心提交给上位机拼接结果并显示。本发明具有适用范围广、扩展性强、处理速度快的优点,可用于对合成孔径雷达SAR图像进行高速处理。
搜索关键词: 基于 并行 dsp sar 图像 高速 处理 系统 及其 方法
【主权项】:
一种基于并行DSP的SAR图像高速处理系统,包括上位机模块,控制中心模块,扩展存储模块和数据处理模块;所述上位机模块通过通用串行总线USB接口与控制中心模块连接,多个数据处理模块通过链路端口LinkPort分别与控制中心模块连接,扩展存储模块与控制中心模块连接;其中:所述的上位机模块,用于存储和显示原图像及结果图像,设置处理参数,以及对图像进行分块预处理;所述的控制中心模块,由现场可编程门阵列FPGA组成,用于接收上位机模块发送的图像数据、处理参数,从扩展存储模块存取数据,向各个数据处理模块发送数据和处理指令,执行任务调度,回收处理结果发送回上位机模块;所述的数据处理模块,用于接收控制中心模块发送的数据和指令,执行SAR图像处理算法;所述的扩展存储模块,用于暂存中间数据,供控制中心模块调用。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310047031.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top