[发明专利]DMA控制器及直接内存存取控制方法有效
申请号: | 201310155789.3 | 申请日: | 2013-04-27 |
公开(公告)号: | CN103207847A | 公开(公告)日: | 2013-07-17 |
发明(设计)人: | 赵光焕;胡红旗;刘君敏;胡志卷 | 申请(专利权)人: | 杭州士兰微电子股份有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陆嘉 |
地址: | 310012*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种DMA控制器及直接内存存取控制方法,该DMA控制器包括:换行间隔设定模块,确定换行间隔;行内操作单元数量设定模块,确定行内操作单元数量;行内起始位置设定模块,确定行内起始位置;操作单元总数设定模块,确定操作单元总数;操作单元突发长度设定模块,确定操作单元突发长度;操作单元间隔步长设定模块,确定操作单元间隔步长;数据读写模块,以换行间隔、行内操作单元数量、行内起始位置、操作单元总数、操作单元突发长度和操作单元间隔步长为读写参数,读取该源存储器内的数据块包含的多个操作单元并将其写入至DMA写通道。本发明能够扩展DMA控制器的灵活性和应用范围,降低在搬运负载数据结构时CPU的负担。 | ||
搜索关键词: | dma 控制器 直接 内存 存取 控制 方法 | ||
【主权项】:
一种DMA控制器,其特征在于,包括:换行间隔设定模块,用于确定存储在源存储器内的数据块的每一行包含的字节数,作为换行间隔;行内操作单元数量设定模块,用于确定该数据块的每一行包含的操作单元个数,作为行内操作单元数量,所述操作单元包括一个或多个连续的字节;行内起始位置设定模块,用于确定该数据块的每一行中首个操作单元的起始位置,作为行内起始位置;操作单元总数设定模块,用于确定该数据块内包含的操作单元的总数,作为操作单元总数;操作单元突发长度设定模块,用于确定所述操作单元包含的字节数,作为操作单元突发长度;操作单元间隔步长设定模块,用于确定同一行内相邻操作单元的起始位置之间的间隔,作为操作单元间隔步长;数据读写模块,以所述换行间隔、行内操作单元数量、行内起始位置、操作单元总数、操作单元突发长度和操作单元间隔步长为读写参数,读取该源存储器内的数据块包含的多个操作单元并将其写入至DMA写通道。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州士兰微电子股份有限公司,未经杭州士兰微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310155789.3/,转载请声明来源钻瓜专利网。
- 上一篇:含有一种布南色林的口腔崩解片的药物组合物及制备方法
- 下一篇:一种焚化器具