[发明专利]一种高速互联总线的报文过滤系统及方法有效

专利信息
申请号: 201310235489.6 申请日: 2013-06-14
公开(公告)号: CN103279442B 公开(公告)日: 2017-01-11
发明(设计)人: 周恒钊;陈继承 申请(专利权)人: 浪潮电子信息产业股份有限公司
主分类号: G06F13/38 分类号: G06F13/38;G06F5/06
代理公司: 暂无信息 代理人: 暂无信息
地址: 250014 山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高速互联总线的报文过滤系统及方法,包括译码模块、连接译码模块的冒泡模块、连接冒泡模块的合并模块、以及连接合并模块的转换模块;本发明高速互联总线的报文过滤系统通过对高速互联总线上传输的数据进行译码,保留有效数据报文,过滤其中的无效信息,并对过滤后的数据流通过异步FIFO做时钟域转换,将其从高速互联总线的高频时钟域转换到FPGA芯片核心逻辑的低频时钟域,降低了频率和资源的要求,从而解决了FPGA验证系统局限性的问题,提高了高速互联总线的设计灵活性。通过降低FPGA原型系统的风险和难度,缩短了产品的验证周期,提高了芯片投片成功率。
搜索关键词: 一种 高速 总线 报文 过滤 系统 方法
【主权项】:
一种高速互联总线的报文过滤系统,其特征在于:包括译码模块、连接译码模块的冒泡模块、连接冒泡模块的合并模块、以及连接合并模块的转换模块;其中,译码模块按照点对点连接协议定义的报文编码对总线上接收端的并行数据进行译码,以单独标志标记每个报文是否有效;冒泡模块根据译码模块输出的位向量对总线并行数据进行重新排序,若报文类型为空报文,则进行冒泡操作,使空报文之后的有效数据报文位置前移,排除空报文位置上的空穴;合并模块的主要是将已经做完冒泡的有效报文数据与等待队列数据进行合并;转换模块通过异步FIFO将FPGA芯片内部分为完全独立的读时钟域和写时钟域,可以同时进行读写操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310235489.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top