[发明专利]一种基于FPGA的微机接口硬件实验平台在审

专利信息
申请号: 201310311009.X 申请日: 2013-07-23
公开(公告)号: CN104346978A 公开(公告)日: 2015-02-11
发明(设计)人: 苏曙光;肖来元;吴涛;苏彦君 申请(专利权)人: 华中科技大学
主分类号: G09B23/18 分类号: G09B23/18
代理公司: 华中科技大学专利中心 42201 代理人: 李智
地址: 430074 湖北*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA的微机接口硬件实验平台,包括核心电路、接口电路和外设电路;核心电路包括FPGA芯片、FPGA配置芯片和晶振,FPGA芯片用于实现8086CPU的功能,FPGA配置芯片用于保存FPGA的配置信息,晶振用于提供FPGA时钟信号;FPGA芯片包括8086CPU核、UART核、ROM和SRAM,UART核用于串口通信,ROM用于上电后指令跳转至SRAM,SRAM存放运行程序,均采用VHDL硬件描述语言编写。本发明具有8086CPU完全功能的微机接口硬件实验平台,不仅支持常规的微机原理和接口实验,也支持例如操作系统加载过程、BIOS编程之类的高级实验。
搜索关键词: 一种 基于 fpga 微机 接口 硬件 实验 平台
【主权项】:
一种微机接口硬件实验平台,包括核心电路、接口电路和外设电路,外设电路与接口电路经排线相连接,接口电路与核心电路经过排线相连接,其特征在于,核心电路包括FPGA芯片、FPGA配置芯片和晶振,FPGA芯片用于实现8086CPU的功能,FPGA配置芯片用于保存FPGA的配置信息,晶振用于提供FPGA时钟信号;FPGA芯片包括8086CPU核、UART核、ROM和SRAM,8086CPU核均通过数据总线、地址总线和控制总线与UART核、ROM和SRAM相连接,UART核用于串口通信,ROM用于上电后指令跳转至SRAM,SRAM用于存放运行程序,8086CPU核、UART核、ROM和SRAM均采用VHDL硬件描述语言编写。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310311009.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top