[发明专利]耐相位噪声的采样有效
申请号: | 201310322740.2 | 申请日: | 2013-07-29 |
公开(公告)号: | CN103580682A | 公开(公告)日: | 2014-02-12 |
发明(设计)人: | 马克·艾兰·莱姆金;托尔·尼尔森·朱诺 | 申请(专利权)人: | 达斯特网络公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/085;H03L7/099 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 陈源;崔利梅 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 提供了一种耐相位噪声的采样,其中使用时间-数字转换器(TDC)通过确定第一时钟信号与第二时钟信号之间的相位延迟的变化来测量第一时钟信号中的相位噪声。TDC可以包括延迟元件的第一串联互连和第二串联互连、第一组和第二组锁存器,并且处理电路系统与锁存器耦接并被构造为确定相位延迟。TDC可以包括延迟元件的串联互连、锁存器、以及被构造为基于锁存器的输出选择性地调节连接到延迟元件的控制信号的电路系统。相位噪声测量可以被用在采样电路中,以基于第一时钟信号和测量的相位噪声来根据第一数据信号中产生第二数据信号。 | ||
搜索关键词: | 相位 噪声 采样 | ||
【主权项】:
一种系统,包括:时间‑数字转换器,其包括:多个延迟元件的第一串联互连,其中所述第一串联互连中的第一延迟元件在输入端处接收第一定时信号;第一组多个锁存器,其中所述第一组多个锁存器中的每个锁存器分别具有与所述第一串联互连中的一个延迟元件的输出端连接的输入端,并且所述第一组多个锁存器中的每个锁存器在时钟输入端处接收第二定时信号;多个延迟元件的第二串联互连,其中所述第二串联互连中的第一延迟元件在输入端处接收所述第一定时信号;以及第二组多个锁存器,其中所述第二组多个锁存器中的每个锁存器分别具有与所述第二串联互连中的一个延迟元件的输出端连接的输入端,并且所述第二组多个锁存器中的每个锁存器在时钟输入端处接收所述第二定时信号;并且所述系统还包括:处理电路系统,其与所述第一组多个锁存器和第二组多个锁存器的输出端耦接,并且被构造为基于所述第一组多个锁存器和第二组多个锁存器的输出来确定所述第一定时信号与所述第二定时信号之间的近似相位延迟。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于达斯特网络公司,未经达斯特网络公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310322740.2/,转载请声明来源钻瓜专利网。