[发明专利]一种BUC模块的双环结构模拟预失真器无效
申请号: | 201310331994.0 | 申请日: | 2013-08-01 |
公开(公告)号: | CN103401512A | 公开(公告)日: | 2013-11-20 |
发明(设计)人: | 邹鹏;陈昌军;刘丹;周斌;唐永伦;李霞;孙欣仪 | 申请(专利权)人: | 绵阳灵通电讯设备有限公司 |
主分类号: | H03F1/32 | 分类号: | H03F1/32 |
代理公司: | 上海旭诚知识产权代理有限公司 31220 | 代理人: | 乐艳;郑立 |
地址: | 621000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种BUC模块的双环模拟预失真器,其输出端与BUC模块的功率放大器输入端相连,包括:第一耦合器、第二耦合器、和连接第一耦合器和第二耦合器的第一链路和第二链路,并且在第二链路中还包括第三耦合器、第四耦合器、和连接第三耦合器和第四耦合器的第三链路和第四链路。第一链路用于处理主信号,第二链路、第三链路和第四链路用于产生非线性失真信号,包括预失真信号发生器、衰减器和移相器;第二定向耦合器用于输出信号:将产非线性失真信号耦合在第一链路主信号上,得到并输出期待的预失真信号。其中,耦合器均采用3dB分支耦合电桥,预失真信号发生器采用压控反向并联二极管预失真电路。本发明的预失真器能够达到较高的线性化效果。 | ||
搜索关键词: | 一种 buc 模块 结构 模拟 失真 | ||
【主权项】:
一种BUC模块的双环结构模拟预失真器,所述模拟预失真器的输出端与所述BUC模块的功率放大器的输入端相连,包括多个移相器、衰减器和放大器,其特征在于,包括:第一耦合器、第二耦合器、和连接所述第一耦合器和第二耦合器的第一链路和第二链路;所述第一耦合器用于处理所述模拟预失真器的输入信号:所述输入信号通过所述第一耦合器分为主信号和第一耦合信号;所述第一链路用于处理所述主信号,其中所述第一链路包括第一移相器,所述第一移相器的输入端与所述第一耦合器的输出端相连,所述第一移相器的输出端与所述第二耦合器的输入端相连;所述第二链路用于处理所述第一耦合信号,以产生非线性失真信号;其中所述第二链路包括;包括第三耦合器、第四耦合器、连接于所述第三耦合器和所述第四耦合器的第三链路和第四链路、以及所述放大器和第三移相器:所述第三耦合器用于处理所述第一耦合信号,将所述第一耦合信号分为第三耦合信号和第四耦合信号,所述第三耦合器的输入端与所述第一耦合器的输出端连接;所述第三链路用于处理所述第三耦合信号,包括第二移相器和所述衰减器,所述第二移相器的输入端与所述第三耦合器的输出端连接,所述第二移相器的输出端与所述衰减器的输入端连接,所述衰减器的输出端与所述第四耦合器的输入端连接;所述第四链路用于处理所述第四耦合信号,包括预失真信号发生器,所述预失真信号发生器根据所述第四耦合信号和所述BUC模块的主功率放大器的三阶交调分量产生非线性失真信号,所述预失真信号发生器的输入端与所述第三耦合器的输入端连接,所述预失真信号发生器的输出端与所述第四耦合器的输入端连接;所述第四耦合器用于将所述第四耦合信号经过所述第四链路后产生的所述非线性失真信号耦合到经过所述第三链路的所述第三耦合信号上,输出第二耦合信号,所述第四耦合器的输出端与所述放大器的输入端连接,所述放大器的输出端与所述第三移相器的输入端连接,所述第三移相器的输出端与所述第二耦合器的输入端连接;所述第二耦合器用于输出信号:所述第一耦合信号经过所述第二链路、所述第三链路和所述第四链路后产生的所述非线性失真信号通过所述第二耦合器耦合到经过所述第一链路处理的所述主信号上,得到期望的预失真信号, 并输出所述预失真信号;所述第一耦合器、所述第二耦合器、所述第三耦合器和所述第四耦合器都采用3dB分支耦合电桥,所述预失真信号发生器采用压控反向并联二极管预失真电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于绵阳灵通电讯设备有限公司,未经绵阳灵通电讯设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310331994.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种机柜
- 下一篇:一种高抗污染电液配压装置