[发明专利]一种二元相位比较器数字锁相环电路无效
申请号: | 201310395856.9 | 申请日: | 2013-09-04 |
公开(公告)号: | CN103475363A | 公开(公告)日: | 2013-12-25 |
发明(设计)人: | 刘雄 | 申请(专利权)人: | 苏州苏尔达信息科技有限公司 |
主分类号: | H03L7/085 | 分类号: | H03L7/085;H03L7/099 |
代理公司: | 常州市维益专利事务所 32211 | 代理人: | 王凌霄 |
地址: | 215200 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种二元相位比较器数字锁相环电路,包括输入端连接参考时钟的倍乘器,所述倍乘器的输出端并联有频率误差鉴别器和二元相位比较器,所述二元相位比较器的输出端上并联有积分项模块和比例项模块,积分项模块的输出端上串联有积分器,所述频率误差鉴别器和积分器的输出端均连接Σ-Δ调制器,该Σ-Δ调制器通过数模转换模块连接压控振荡器,所述压控振荡器的输出端上串联有小数分频除法器,小数分频除法器的输出端分别连接频率误差鉴别器和二元相位比较器。这种二元相位比较器数字锁相环电路基本不受电压温度影响,比较适合迁移到下一代工艺,不需要面积很大的电容来做环路滤波器等,并且还有助于实现低噪声的小数分频。 | ||
搜索关键词: | 一种 二元 相位 比较 数字 锁相环 电路 | ||
【主权项】:
一种二元相位比较器数字锁相环电路,其特征在于:包括输入端连接参考时钟的倍乘器(1),所述倍乘器(1)的输出端并联有频率误差鉴别器(2)和二元相位比较器(3),所述二元相位比较器(3)的输出端上并联有积分项模块(4)和比例项模块(5),积分项模块(4)的输出端上串联有积分器(6),所述频率误差鉴别器(2)和积分器(6)的输出端均连接Σ‑Δ调制器(7),该Σ‑Δ调制器(7)通过数模转换模块(8)连接压控振荡器(9),所述压控振荡器(9)的输出端上串联有小数分频除法器(10),小数分频除法器(10)的输入端上并联有连接倍乘系数的Σ‑Δ调制器(11),且小数分频除法器(10)的输出端分别连接频率误差鉴别器(2)和二元相位比较器(3)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州苏尔达信息科技有限公司,未经苏州苏尔达信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310395856.9/,转载请声明来源钻瓜专利网。