[发明专利]一种频率倍增电路无效

专利信息
申请号: 201310395871.3 申请日: 2013-09-04
公开(公告)号: CN103490728A 公开(公告)日: 2014-01-01
发明(设计)人: 刘雄 申请(专利权)人: 苏州苏尔达信息科技有限公司
主分类号: H03B19/00 分类号: H03B19/00
代理公司: 常州市维益专利事务所 32211 代理人: 王凌霄
地址: 215200 江苏省苏州市吴*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种频率倍增电路,具有时钟源模块,所述时钟源模块输出端上并联有多相位可变延迟器、沿比较器和沿检测和输出缓冲模块;所述沿比较器的输出端连接多相位可变延迟器,多相位可变延迟器输出端上并联有多相位延迟0.5T时钟模块、多相位延迟1TE时钟模块、多相位延迟1TL时钟模块和多相位延迟1T时钟模块,所述多相位延迟0.5T时钟模块连接沿检测和输出缓冲模块的输入端,多相位延迟1TE时钟模块、多相位延迟1TL时钟模块和多相位延迟1T时钟模块均连接沿比较器的输入端;所述时钟源模块为晶振输出的等参考时钟或者其他任何需要倍增的时钟。这种频率倍增电路可以实现更多的倍增数,结构比较简单,功耗也比较低。
搜索关键词: 一种 频率 倍增 电路
【主权项】:
一种频率倍增电路,其特征在于:具有时钟源模块(1),所述时钟源模块(1)输出端上并联有多相位可变延迟器(2)、沿比较器(3)和沿检测和输出缓冲模块(4);所述沿比较器(3)的输出端连接多相位可变延迟器(2),多相位可变延迟器(2)输出端上并联有多相位延迟0.5T时钟模块(2‑1)、多相位延迟1TE时钟模块(2‑2)、多相位延迟1TL时钟模块(2‑3)和多相位延迟1T时钟模块(2‑4),所述多相位延迟0.5T时钟模块(2‑1)连接沿检测和输出缓冲模块(4)的输入端,多相位延迟1TE时钟模块(2‑2)、多相位延迟1TL时钟模块(2‑3)和多相位延迟1T时钟模块(2‑4)均连接沿比较器(3)的输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州苏尔达信息科技有限公司,未经苏州苏尔达信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310395871.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top