[发明专利]一种高性能多标准FEC译码器有效

专利信息
申请号: 201310461688.9 申请日: 2013-09-30
公开(公告)号: CN103501210A 公开(公告)日: 2014-01-08
发明(设计)人: 陈赟;吴迪;黄跃斌;曾晓洋 申请(专利权)人: 复旦大学
主分类号: H04L1/00 分类号: H04L1/00
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 200433 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于无线数字通信和广播技术领域,具体涉及一种高性能多标准FEC译码器。该译码器灵活可配置,能够同时兼容LDPC码和Turbo码多标准多模式。该译码器在满足当前通信系统高吞吐率、低功耗目的的同时还可以让设计的结构可配置性很高,能够很容易的应用到不同的通信标准中。该译码器能够支持WiMAX、无线城域网WLAN宽带接入技术以及4G移动通信的LTE标准。其中在WiMAX和WLAN中译码器工作的LDPC译码模式,而在LTE通信中译码器工作在Turbo译码模式。设计的纠错码能够对WiMAX中所有的114种模式、WLAN中所有的12种模式以及LTE中所有的188种模式进行译码。
搜索关键词: 一种 性能 标准 fec 译码器
【主权项】:
一种高性能多标准FEC译码器,其特征在于,同时兼容 LDPC 码和 Turbo码多标准多模式,包括WiMAX、无线城域网 WLAN宽带接入技术以及 4G 移动通信的 LTE标准;其中在WiMAX 和 WLAN 中译码器工作在 LDPC 译码模式,在 LTE 通信中译码器工作在 Turbo 译码模式;设计的纠错码能够对 WiMAX 中所有的 114 种模式、 WLAN中所有的 12 种模式以及 LTE 中所有的 188 种模式进行译码;其结构包括:多种存储器,一个灵活的置换网络,一个能够同时支持两种纠错码逻辑运算的可配置计算单元 SISO,以及一个全局控制单元;所述全局控制单元通过配置外部参数来决定整个芯片各个模块的工作模式,即全局控制单元链接所有其他的功能模块;所述存储器用于存储计算过程中所有使用到的数据;所述可配置计算单元SISO 用于完成信息的更新;所述置换网络完成矩阵移位操作和数据交织功能,包括移位 5和移位 9。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310461688.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top