[发明专利]多格式数据传输系统有效
申请号: | 201310471205.3 | 申请日: | 2013-10-10 |
公开(公告)号: | CN103686441B | 公开(公告)日: | 2017-02-01 |
发明(设计)人: | 王鹏;程芸;刘琦;马飞 | 申请(专利权)人: | 北京空间机电研究所 |
主分类号: | H04N21/643 | 分类号: | H04N21/643;H04L25/02;H04L29/06 |
代理公司: | 中国航天科技专利中心11009 | 代理人: | 安丽 |
地址: | 100076 北京市丰*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 多格式数据传输系统,包括时钟选择控制器、并串转换控制器、数据拼接模块、数据选择控制器、数据传输电路;时钟选择控制器用于在不同的数据输出格式下对时钟信号进行选择输出,根据指令选择应用的时钟信号;并串转换控制器包括8bit并串转换单元、10bit并串转换单元和14bit并串转换单元,用于将数据进行不同位宽的并串转换;数据传输电路将不同格式的数据对应时钟和同步信号输出给下一级电路。本发明实现了应用同一接口发送多种格式的串行数据,达到了多种格式数据传输的应用要求,有效地提高了数据传输的灵活性、数据率,减少了应用接口芯片的数量和连接信号的数量,节约了成本,提高了数据传输的可靠性。 | ||
搜索关键词: | 格式 数据传输 系统 | ||
【主权项】:
多格式数据传输系统,其特征在于,包括时钟选择控制器、并串转换控制器、数据拼接模块、数据选择控制器、数据传输电路;时钟选择控制器用于在不同的数据输出格式下对时钟信号进行选择输出,根据指令选择应用的时钟信号;并串转换控制器包括8bit并串转换单元、10bit并串转换单元和14bit并串转换单元,用于将数据进行不同位宽的并串转换,8bit并串转换单元用于将应用数据和辅助数据进行8位并行到1位串行的并串转换,10bit并串转换单元用于将图像数据进行10位并行到1位串行的并串转换,14bit并串转换单元用于将图像数据和应用数据进行14位并行到1位串行的并串转换;数据拼接模块将并串转换后的数据按照不同的组合进行拼接,得到多种格式的串行数据,即将8bit并串转换后的辅助数据和10bit并串转换后的图像数据进行拼接得到第一种格式数据,将8bit并串转换后的应用数据和14bit并串转换后的图像数据进行拼接得到第二种格式数据,将14bit并串转换后的应用数据和14bit并串转换后的图像数据进行拼接得到第三种格式数据;数据选择控制器用于根据不同的输出要求选择输出对应格式的数据,实现根据不同的指令输出不同格式数据的要求;数据传输电路将不同格式的数据对应时钟和同步信号输出给下一级电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京空间机电研究所,未经北京空间机电研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310471205.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种带有伸缩共鸣腔的微型音箱
- 下一篇:圆盘式往复机构