[发明专利]分布式拼接式进行高速缓存在审
申请号: | 201310516622.5 | 申请日: | 2013-10-28 |
公开(公告)号: | CN103793876A | 公开(公告)日: | 2014-05-14 |
发明(设计)人: | 济亚德·S·哈库拉;丁提亚·安·埃奇沃思·艾利森;戴尔·L·柯克兰;沃尔特·R·斯坦纳 | 申请(专利权)人: | 辉达公司 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T1/60;G06T15/00 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 谢栒;魏宁 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的一个实施例阐述配置为实现分布式进行高速缓存拼接的图形子系统。图形子系统包括一个或多个世界空间管线、一个或多个屏幕空间管线、一个或多个拼接单元、以及交叉开关单元。每个世界空间管线实现在不同的处理实体中并耦连到不同的拼接单元。每个屏幕空间管线实现在不同的处理实体中并耦连到交叉开关单元。拼接单元配置为接收来自世界空间管线的基元、基于基元生成高速缓存像素块批次以及将基元传送到屏幕空间管线。所公开的方法的一个优点是以应用编程接口次序在高度并行拼接架构中处理基元。另一优点是以高速缓存像素块次序处理基元,其减少存储器带宽消耗并改进高速缓存存储器的利用率。 | ||
搜索关键词: | 分布式 拼接 进行 高速缓存 | ||
【主权项】:
一种图形子系统,包括:多个世界空间管线,其中每个世界空间管线实现在不同的处理实体中并耦连到交叉开关单元;以及多个屏幕空间管线,其中每个屏幕空间管线实现在不同的处理实体中并耦连到多个拼接单元中的不同的相应拼接单元,其中每个拼接单元配置为从所述交叉开关单元接收基元,将所述基元聚合到一个或多个高速缓存像素块批次中,并将所述一个或多个高速缓存像素块批次传送到与所述拼接单元相对应的所述屏幕空间管线。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310516622.5/,转载请声明来源钻瓜专利网。