[发明专利]一种提高HPI接口访问速度与准确度的方法及装置有效
申请号: | 201310560682.7 | 申请日: | 2013-11-12 |
公开(公告)号: | CN103593313A | 公开(公告)日: | 2014-02-19 |
发明(设计)人: | 刘丹;李树彪;郭永瑞;王保锐;赵立军;李明太 | 申请(专利权)人: | 中国电子科技集团公司第四十一研究所 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/36 |
代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 王连君 |
地址: | 266555 山东省*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种提高HPI接口访问速度与准确度的方法及装置,特征是包括采用可编程逻辑器件,设计一段HPI访问时序,用户访问时按照32位指令方式发送地址和数据,HPI访问时序自动产生两次半字访问所需的时序,操作完毕再释放总线,在访问时同时判断HRDY。本发明利用可编程逻辑器件的编程能力,设计一段HPI访问时序,实现读写一次DSP地址空间仅需要一次读写的目的,不仅速度快,而且由于两次操作不存在中断情况而不会出现HPI操作出错的情况,从而避免了无法利用HRDY信号来结束HPI操作、只能用固定延时进行访问的缺点,提高了HPI接口访问的准确度,同时将两次操作并为一次操作也将HPI访问速度提高了一倍。 | ||
搜索关键词: | 一种 提高 hpi 接口 访问 速度 准确度 方法 装置 | ||
【主权项】:
一种提高HPI接口访问速度与准确度的方法,其特征在于包括采用可编程逻辑器件,设计一段HPI访问时序,用户访问时按照32位指令方式发送地址和数据,HPI访问时序自动产生两次半字访问所需的时序,操作完毕再释放总线,在访问时同时判断HRDY;具体包括以下步骤:a以PCI操作为主机访问方,描述语言采用VHDL语言;如果PCI访问者的请求及应答信号是LHOLD和LHOLDA,DSP读写访问的请求及应答信号是HOLDDSP和HOLDADSP,假设HPI占用总线时的信号量是HOLDHPI,那么HPI发出总线请求信号LHOLD时,DSP总线空闲并且没有HPI操作,那么LHODA应答信号有效;PCI操作完毕LHOLD和LHOLDA失效,但是保持占有DSP总线,仅当HPI操作也完成的时候才释放HOLDDSP信号;b判断主机发起访问的是写或读命令,如果是写命令,PCI访问HPI地址时设置HPI的片选HCS有效,在PCI的ADS信号有效时段内设置HPI当前访问的寄存器地址HCNTL和高低字节访问信号HHWIL,写入高低字节访问信号HHWIL中第一个16位数据后等待HPI的HRDY信号,待HRDY信号为低时表示半字写操作完成,此时写入另外16位数据,在HPI的32位数据全部写入后HRDY会无效1-2个PCI时钟,PCI写操作时占用地址和数据线,在HPI两次操作之间由HOLDHPI信号控制PCI释放数据总线;如果是读命令,首先将PCI的数据总线挂接到临时数据寄存器上,使能HPI选通信号,读入第一个16位数据存入临时数据寄存器中,设置HHWIL读入第二个16位数据也写入临时数据寄存器中,此时使能PCI的READY信号通知PCI总线读走数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310560682.7/,转载请声明来源钻瓜专利网。