[发明专利]一种调制信号与解调本振信号的生成的方法无效
申请号: | 201310560707.3 | 申请日: | 2013-11-13 |
公开(公告)号: | CN103701459A | 公开(公告)日: | 2014-04-02 |
发明(设计)人: | 朱俊 | 申请(专利权)人: | 江苏骏龙电力科技股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 靖江市靖泰专利事务所 32219 | 代理人: | 陆平 |
地址: | 214500 江苏省泰州市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种调制信号与解调本振信号的生成的方法,通过该方法产生了一路固定频率的正弦信号提供给相位调制器作为调制信号。调制信号的调制频率由相位调制器到法拉第旋光镜的光纤长度决定。产生了两路解调本振信号(LO:LocalOscillator)。一路LO用于解调调制频率的一倍频谐波分量以得到旋光角的正弦信息,另一路LO用于解调调制频率的二倍频谐波分量以得到旋光角的余弦信息。提高了检测的灵敏度和稳定性,为通过检测偏振光的相位差来得到待测电流的大小的实现奠定了基础。 | ||
搜索关键词: | 一种 调制 信号 解调 生成 方法 | ||
【主权项】:
1.一种调制信号与解调本振信号的生成的方法,其特征在于:包括以下步骤:①调制信号的生成:通过DDS技术实现频率合成前需要确定DDS的主要性能参数:系统的时钟频率设为clk,相位累加器的位数为N,频率控制字为M,则系统输出信号的频率为,频率分辨率为;系统晶振频率通过在FPGA内部配置一个锁相环分频,分频信号可作为系统的时钟信号clk,clk为相位累加器、地址寄存器和波形存储器的触发源;频率控制字为M位,相位累加器的位数为N位,配置一容量大小为K的波形存储器,截取相位累加器的高L位送给地址寄存器后再作为采样地址对波形存储器进行采样;波形存储器输出的是并行的数字信号,利用数模转换器对其进行数模转换得到电流信号,数模转换器后面增加一级运算放大器,将电流信号转换为电压信号;由于数模转换器转换的电压信号是阶梯状的,则在阶梯状信号后增加一级低通滤波器对其进行平滑处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏骏龙电力科技股份有限公司,未经江苏骏龙电力科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310560707.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种具有防盗功能的机顶盒
- 下一篇:电子元件本