[发明专利]一种兼容8051 IP核的中断控制器及其控制方法有效
申请号: | 201310626232.3 | 申请日: | 2013-11-29 |
公开(公告)号: | CN103617137A | 公开(公告)日: | 2014-03-05 |
发明(设计)人: | 易清明;曾杰麟;石敏;陈明敏 | 申请(专利权)人: | 暨南大学 |
主分类号: | G06F13/24 | 分类号: | G06F13/24 |
代理公司: | 广州市华学知识产权代理有限公司 44245 | 代理人: | 陈燕娴 |
地址: | 510632 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种兼容8051 IP核的中断控制器及其控制方法,该控制器包括输入接口、输出接口、中断允许寄存器IE、中断优先级寄存器IP等,其中IE用于根据中断优先级寄存器IP中的特殊寄存器复用标志位,存储8051系列微处理器的中断允许位或扩展的中断允许位;IP用于根据该寄存器中的特殊寄存器复用标志位,存储8051系列微处理器的中断优先级或进行扩展的中断优先级设置。该控制方法是根据用户需要可以对中断允许寄存器IE以及中断优先级寄存器IP采用默认的或改进的定义方式,如果是改进的定义方式,则IP核通过启用特殊寄存器复用,从而使该中断控制器IP核能够支持15个中断源的中断请求以及7级的中断优先级。 | ||
搜索关键词: | 一种 兼容 8051 ip 中断 控制器 及其 控制 方法 | ||
【主权项】:
一种兼容8051IP核的中断控制器,其特征在于,包括:输入接口,包括15个,第一输入接口clk用于输入时钟信号;第二输入接口rst用于输入重置信号;第三输入接口wr用于输入写使能信号;第四输入接口wr_bit用于输入位写入使能信号;第五输入接口bit_in用于输入位信号;第六输入接口wr_addr用于输入8位写地址;第七输入接口data_in用于输入8位写数据;第八输入接口ie0用于输入兼容51的外部中断0;第九输入接口tf0用于输入兼容51的定时器0溢出标志位;第十输入接口ie1用于输入兼容51的外部中断1;第十一输入接口tf1用于输入兼容51的定时器1溢出标志位;第十二输入接口uart_int用于输入兼容51的串口中断;第十三输入接口otherinth用于输入高5位外部中断;第十四输入接口otherintl用于输入低5位外部中断,第十五输入接口reti用于输入中断返回信号;输出接口,包括8个,第一输出接口tr0用于输出定时器0运行控制位;第二输出接口tr1用于输出定时器1运行控制位,第三输出接口intr用于输出中断程序标志位;第四输出接口ie用于输出中断允许寄存器信号;第五输出接口ip用于输出中断优先级寄存器信号;第六输出接口TCON用于输出定时器或计数器控制寄存器信号;第七输出接口int_vec用于输出中断向量;第八输出接口intnest用于输出中断嵌套标志位;组合逻辑控制电路,其耦合到输入接口和输出接口;中断允许寄存器IE,用于根据中断优先级寄存器IP中的特殊寄存器复用标志位,存储8051系列微处理器的中断允许位或扩展的中断允许位;中断优先级寄存器IP,用于根据该寄存器中的特殊寄存器复用标志位,存储8051系列微处理器的中断优先级或进行扩展的中断优先级设置;等待中断缓存寄存器,为一15位寄存器,与输入接口中的第八输入接口、第九输入接口、第十输入接口、第十一输入接口、第十二输入接口、第十三输入接口、第十四输入接口耦合,用于对等待响应的中断进行缓存;存储器,用于储存中断优先级堆栈和中断向量,中断优先级堆栈中储存了不同中断源对应的优先级的被查询的表,中断向量存储了不同中断源所对应的中断向量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于暨南大学,未经暨南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310626232.3/,转载请声明来源钻瓜专利网。
- 上一篇:多协议网络文件内容检查方法
- 下一篇:一种支持多种协议的存储虚拟化系统