[发明专利]一种移位寄存器单元和栅极驱动电路及其显示器有效
申请号: | 201310629196.6 | 申请日: | 2013-11-29 |
公开(公告)号: | CN104332127B | 公开(公告)日: | 2017-03-22 |
发明(设计)人: | 张盛东;胡治晋;廖聪维;李文杰;李君梅 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 深圳鼎合诚知识产权代理有限公司44281 | 代理人: | 郭燕,彭家恩 |
地址: | 518055 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了一种移位寄存器单元、栅极驱动电路及显示器,其中移位寄存器单元包括第一时钟信号输入端、第一脉冲信号输入端、信号输出端、低电平端、工作模块和维持模块。其中,维持模块包括低电平维持单元和双极性脉冲产生单元,通过电容耦合效应与电压馈通效应,使低电平维持单元的关键晶体管处于幅值变化的正、负双极性脉冲偏置之下,抑制了晶体管的阈值电压漂移。本申请具有工作寿命长、结构精简、成品率高,适用范围广等优点。 | ||
搜索关键词: | 一种 移位寄存器 单元 栅极 驱动 电路 及其 显示器 | ||
【主权项】:
一种移位寄存器单元,其特征在于,包括:第一时钟信号输入端,用于输入第一时钟信号(VA);第一脉冲信号输入端,用于输入第一脉冲信号(VI1);信号输出端,用于输出脉冲驱动信号(VOUT);低电平端,用于输入低电平(VL);工作模块(11)和维持模块(12);所述工作模块(11)包括输入模块(111)、驱动模块(112)和下拉模块(113);所述维持模块(12)包括低电平维持单元(121)和双极性脉冲产生单元(122);所述驱动模块(112)耦合于第一时钟信号输入端和信号输出端之间,在其驱动控制端(Q)充电获得驱动电压后,将第一时钟信号(VA)传送到信号输出端;所述输入模块(111)耦合于所述第一脉冲信号输入端和所述驱动控制端(Q)之间,用于从所述第一脉冲信号输入端输入第一脉冲信号(VI1),给所述驱动模块(112)的驱动控制端(Q)充电提供驱动电压;所述下拉模块(113)耦合于所述信号输出端和所述低电平端之间,所述下拉模块(113)还耦合于所述驱动控制端(Q);所述下拉模块(113)还包括第二脉冲信号输入端,用于从所述第二脉冲信号输入端输入第二脉冲信号(VI2),将所述信号输出端和所述驱动控制端(Q)耦合至所述低电平端;所述低电平维持单元(121)耦合在所述信号输出端和所述低电平端之间,在其第一低电平维持控制端(P1)输入第一低电平维持信号,或者第二低电平维持控制端(P2)输入第二低电平维持信号时,将所述信号输出端耦合至所述低电平端;所述双极性脉冲产生单元(122)包括第二电容(C2)、第八晶体管(T8)、第九晶体管(T9)和第十晶体管(T10);所述第二电容(C2)耦合在所述第一时钟信号输入端和所述第一低电平维持控制端(P1)之间;所述第八晶体管(T8)的控制极耦合到所述信号输出端,第一极耦合到所述第一低电平维持控制端(P1),第二极耦合到所述第九晶体管(T9)的控制极;所述第九晶体管(T9)的第一极耦合到所述第一低电平维持控制端(P1),第二极耦合到所述低电平端;所述第十晶体管(T10)的控制极和第二极耦合到所述低电平端,第一极耦合到所述第一低电平维持控制端(P1);所述双极性脉冲产生单元(122)用于为所述第一低电平维持控制端(P1)提供双极性的脉冲信号,作为第一低电平维持信号;所述第一时钟信号(VA)和所述第二低电平维持信号互补;所述互补是指:当所述第一时钟信号(VA)为高电平时,所述第二低电平维持信号为低电平;当所述第一时钟信号(VA)为低电平时,所述第二低电平维持信号为高电平;所述第二脉冲信号(VI2)的高电平滞后于所述第一脉冲信号(VI1)的高电平一个时钟周期;所述第一脉冲信号(VI1)到来时,所述第一时钟信号(VA)为低电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310629196.6/,转载请声明来源钻瓜专利网。