[发明专利]被配置为减少程序故障的NOR型闪存装置有效
申请号: | 201310683893.X | 申请日: | 2013-12-13 |
公开(公告)号: | CN104347119B | 公开(公告)日: | 2017-11-17 |
发明(设计)人: | 安承汉 | 申请(专利权)人: | 菲德里克斯有限责任公司 |
主分类号: | G11C16/30 | 分类号: | G11C16/30 |
代理公司: | 北京三友知识产权代理有限公司11127 | 代理人: | 吕俊刚,刘久亮 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 被配置为减少程序故障的NOR型闪存装置。本发明的实施方式包括能够减少或消除程序故障的NOR型闪存装置。在一些实施方式中,所述NOR型闪存装置包括存储器阵列、行选择电路、列选择电路和程序驱动器电路。所述存储器阵列包括具有第一扇区位线和第二扇区位线的存储器扇区。所述存储器阵列还包括多个闪存单元,该多个闪存单元被设置在具有顺序地排列的多个单元位线和多个字线的矩阵结构上。所述单元位线按顺序交替地限定为第一单元位线和第二单元位线。所述第一单元位线响应于其列选择信号而连接至所述第一扇区位线,所述第二单元位线响应于其列选择信号而连接至所述第二扇区位线。 | ||
搜索关键词: | 配置 减少 程序 故障 nor 闪存 装置 | ||
【主权项】:
一种NOR型闪存装置,该NOR型闪存装置包括:存储器阵列,该存储器阵列包括至少一个存储器扇区,其中,所述至少一个存储器扇区包括第一扇区位线和第二扇区位线,其中,所述存储器阵列包括多个闪存单元,该多个闪存单元被设置在包括顺序地排列的多个单元位线和多个字线的矩阵结构上,并且其中,所述单元位线按顺序被交替地限定为第一单元位线和第二单元位线;行选择电路,该行选择电路被配置为,被驱动以选择所述多个字线中的与行地址对应的字线;列选择电路,该列选择电路被配置为,被驱动以选择所述多个单元位线中的与列地址对应的单元位线;以及程序驱动器电路,该程序驱动器电路被配置为,被驱动以向所选择的单元位线提供程序电压,其中,所述存储器阵列包括:第一全局开关,该第一全局开关被配置为,被驱动以将所述第一扇区位线连接至全局位线;第二全局开关,该第二全局开关被配置为,被驱动以将所述第二扇区位线连接至所述全局位线;第一偏置晶体管,该第一偏置晶体管被配置为,将所述第一扇区位线驱动至第一偏置电压;以及第二偏置晶体管,该第二偏置晶体管被配置为,将所述第二扇区位线驱动至第二偏置电压,其中,所述至少一个存储器扇区包括:多个第一连接开关,所述第一连接开关被配置为,被驱动以响应于所述第一单元位线的列选择信号而将所述第一单元位线连接至所述第一扇区位线;以及多个第二连接开关,所述第二连接开关被配置为,被驱动以响应于所述第二单元位线的列选择信号而将所述第二单元位线连接至所述第二扇区位线,所述第一连接开关在连接至所述第二单元位线中的任一个的闪存单元的编程期间全部接通,并且所述第二连接开关在连接至所述第一单元位线中的任一个的闪存单元的编程期间全部接通。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于菲德里克斯有限责任公司,未经菲德里克斯有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310683893.X/,转载请声明来源钻瓜专利网。