[发明专利]一种基于FPGA与DSP通过分时段访问SDRAM进行高速通信的方法有效
申请号: | 201310691830.9 | 申请日: | 2013-12-17 |
公开(公告)号: | CN103645998A | 公开(公告)日: | 2014-03-19 |
发明(设计)人: | 王晗;陈新;陈新度;刘强 | 申请(专利权)人: | 广东工业大学 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 林丽明 |
地址: | 510006 广东省广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明是一种基于FPGA与DSP分时段访问SDRAM的高速通信方法,基于FPGA与DSP通过分时段访问SDRAM进行高速通信的系统包括有FPGA、DSP、通信中介存储器SDRAM,其特征在于基于FPGA与DSP通过分时段访问SDRAM进行高速通信的方法是:FPGA中的状态切换开关实现FPGA与DSP对SDRAM访问的两种状态,且FPGA中的状态切换开关通过通信接口模块直接从通信中介存储器SDRAM中读取数据处理。若需要读取SDRAM数据进行处理时,无论是FPGA或是DSP都可直接通信中介存储器SDRAM中直接读取,大大节省额外的存储时间和资源,从而实现数据高速通信,同时大大降低了存储资源的成本。 | ||
搜索关键词: | 一种 基于 fpga dsp 通过 时段 访问 sdram 进行 高速 通信 方法 | ||
【主权项】:
一种基于FPGA与DSP通过分时段访问SDRAM进行高速通信的方法,基于FPGA与DSP通过分时段访问SDRAM进行高速通信的系统包括有FPGA、DSP、通信中介存储器SDRAM,其特征在于基于FPGA与DSP通过分时段访问SDRAM进行高速通信的方法是:FPGA中的状态切换开关实现FPGA与DSP对SDRAM访问的两种状态;且FPGA中的状态切换开关通过通信接口模块直接从通信中介存储器SDRAM中读取数据处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东工业大学,未经广东工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310691830.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种非水溶性硅酸钙阻燃粘胶纤维的制备方法
- 下一篇:防振橡胶组合物