[发明专利]FPGA动态部分可重构区域的配置方法在审
申请号: | 201310693431.6 | 申请日: | 2013-12-17 |
公开(公告)号: | CN103677837A | 公开(公告)日: | 2014-03-26 |
发明(设计)人: | 马昱春;何瑞宁;张超 | 申请(专利权)人: | 清华大学 |
主分类号: | G06F9/44 | 分类号: | G06F9/44 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 张大威 |
地址: | 100084 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出一种FPGA动态部分可重构区域的配置方法,包括以下步骤:根据多个功能模块的运行信息生成执行表;根据执行表生成多个功能模块的互斥图;根据互斥图生成交集图;计算多个交集图节点的权值,并将满足非并发约束的交集节点组合成多组候选重构集;计算每组候选重构集的权值之和以及占用面积与未在候选重构集中的功能模块的占用面积之和;将权值之和最大且占用面积小于调度区间总面积的候选重构集所对应的功能模块配置到FPGA动态部分可重构区域。根据本发明实施例的方法,通过计算交集图节点的权值最优且占用面积满足条件的功能模块配置到重构区域,可有效地利用片上的资源,降低重构时延,提高可重构系统的处理速度和效率。 | ||
搜索关键词: | fpga 动态 部分 可重构 区域 配置 方法 | ||
【主权项】:
一种FPGA动态部分可重构区域的配置方法,其特征在于,包括以下步骤:执行表生成步骤,根据调度区间中多个功能模块的运行信息,生成表示所述调度区间的每个时间片上的功能模块运行状态的执行表;互斥图生成步骤,根据所述执行表生成所述多个功能模块的互斥图,所述互斥图描述所述多个功能模块在时间上的非并发关系;交集图生成步骤,根据所述多个功能模块在时间上的非并发关系,选取满足非并发约束的多个功能模块的集合作为交集图节点,生成交集图;候选重构集组合步骤,计算多个交集图节点的权值,并将所述多个交集图节点中满足非并发约束的交集节点组合成多组候选重构集;权值计算步骤,计算每组所述候选重构集的权值之和;面积计算步骤,计算每组所述候选重构集的占用面积与未在所述候选重构集中的功能模块的占用面积之和;可重构模块确定步骤,按照所述权值之和最大且所述占用面积小于所述调度区间总面积的方式确定候选重构集,将对应的功能模块配置到所述FPGA动态部分可重构区域。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310693431.6/,转载请声明来源钻瓜专利网。