[发明专利]阵列基板行驱动电路有效

专利信息
申请号: 201310712607.8 申请日: 2013-12-20
公开(公告)号: CN103680453A 公开(公告)日: 2014-03-26
发明(设计)人: 戴超;肖军城 申请(专利权)人: 深圳市华星光电技术有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 深圳市德力知识产权代理事务所 44265 代理人: 林才桂
地址: 518132 广东*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种阵列基板行驱动电路,包括级联的多级阵列基板行驱动单元,其中,该阵列基板行驱动电路的第n级阵列基板行驱动单元具有第n-1级信号第一输入端(21)、第n-1级信号第二输入端(22)、第n+1级信号输入端(23)、时钟信号第一输入端(24)、第一低电平输入端(25)、第二低电平输入端(26)、第一输出端(27)及第二输出端(28);该第n级阵列基板行驱动单元还包括:上拉控制单元(42);上拉单元(44);第一下拉维持单元(46);第二下拉维持单元(47);下拉单元(48)。本发明阵列基板行驱动电路可解决现有阵列基板行驱动电路中引入两个低电平信号引起的阵列基板行驱动电路功能性不良和电路操作寿命不长的问题,提高显示画面的质量。
搜索关键词: 阵列 基板行 驱动 电路
【主权项】:
一种阵列基板行驱动电路,其特征在于,包括级联的多级阵列基板行驱动单元,其中:对于位于阵列基板行驱动电路的第二级至倒数第二级的任一第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元具有第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)、第n+1级信号输入端(23)、第一输出端(27)及第二输出端(28),其中,所述第n级阵列基板行驱动单元的第一输出端(27)用于驱动阵列基板的有源区;所述第n级阵列基板行驱动单元的第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)及第n+1级信号输入端(23)分别电性连接至第n‑1级阵列基板行驱动单元的第一输出端(27)、第二输出端(28)及第n+1级阵列基板行驱动单元的第一输出端(27),所述第n级阵列基板行驱动单元的第一输出端(27)电性连接至第n+1级阵列基板行驱动单元的第n‑1级信号第一输入端(21)及第n‑1级阵列基板行驱动单元的第n+1级信号输入端(23),所述第n级阵列基板行驱动单元的第二输出端(28)电性连接至第n+1级阵列基板行驱动单元的第n‑1级信号第二输入端(22);对于位于阵列基板行驱动电路的第一级的第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元具有第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)、第n+1级信号输入端(23)、第一输出端(27)及第二输出端(28),其中,所述第n级阵列基板行驱动单元的第一输出端(27)用于驱动阵列基板的有源区;所述第n级阵列基板行驱动单元的第n‑1级信号第一输入端(21)和第n‑1级信号第二输入端(22)均用于输入一脉冲激活信号,所述第n+1级信号输入端(23)电性连接第n+1级阵列基板行驱动单元的第一输出端(27),所述第n级阵列基板行驱动单元的第一输出端(27)及第二输出端(28)分别电性连接至第n+1级阵列基板行驱动单元的第n‑1级信号第一输入端(21)及第n‑1级信号第二输入端(22);对于位于阵列基板行驱动电路的倒数第一级的第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元具有第n‑1级信号第一输入端(21)、第n‑1级信号第二输入端(22)、第n+1级信号输入端(23)、第一输出端(27)及第二输出端(28);所述第n级阵列基板行驱动单元的第n‑1级信号第一输入端(21) 及第二输入端(22)分别电性连接至第n‑1级阵列基板行驱动单元的第一输出端(27)及第二输出端(28),所述第n级阵列基板行驱动单元的第n+1级信号输入端(23)用于输入一脉冲激活信号,所述第n级阵列基板行驱动单元的第一输出端(27)电性连接至第n‑1级阵列基板行驱动单元的第n+1级信号输入端(23)且其第二输出端(28)设置为悬空;对于位于阵列基板行驱动电路的第一至倒数第一级的任一第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元还具有时钟信号第一输入端(24)、第一低电平输入端(25)、第二低电平输入端(26),所述第一低电平输入端(25)用于输入第一低电平,所述第二低电平输入端(26)用于输入第二低电平,且所述第二低电平小于第一低电平;对于位于阵列基板行驱动电路的第一至倒数第一级的任一第n级阵列基板行驱动单元,所述第n级阵列基板行驱动单元还包括:上拉控制单元(42),与第n‑1级信号第一输入端(21)及第n‑1级信号第二输入端(22)电性连接;上拉单元(44),分别与上拉控制单元(42)、时钟信号第一输入端(24)、第一输出端(27)及第二输出端(28)电性连接;第一下拉维持单元(46),分别与第一低电平输入端(25)、第二低电平输入端(26)、上拉控制单元(42)及上拉单元(44)电性连接;第二下拉维持单元(47),分别与第一低电平输入端(25)、第二低电平输入端(26)、第一下拉维持单元(46)、上拉控制单元(42)及上拉单元(44)电性连接;下拉单元(48),分别与第n+1级信号输入端(23)、第一低电平输入端(25)、上拉控制单元(42)、上拉单元(44)、第一下拉维持单元(46)、第二下拉维持单元(47)及第一输出端(27)电性连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310712607.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top