[发明专利]自修复型栅极驱动电路有效
申请号: | 201310739642.9 | 申请日: | 2013-12-27 |
公开(公告)号: | CN103745700A | 公开(公告)日: | 2014-04-23 |
发明(设计)人: | 戴超 | 申请(专利权)人: | 深圳市华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳市德力知识产权代理事务所 44265 | 代理人: | 林才桂 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及自修复型栅极驱动电路。该自修复型栅极驱动电路包括级联的多个GOA单元,第N级GOA单元包括上拉控制电路(100),上拉电路(200),下传电路(300),下拉电路(400),自举电容(500),第一下拉维持电路(600),第二下拉维持电路(700),及桥接电路(800);该桥接电路(800)包括第一薄膜晶体管(T55),其栅极连接该栅极信号点(Q(N)),漏极和源极分别连接第一电路点(K(N))和第二电路点(P(N));工作时,该第一电路点(K(N))和该第二电路点(P(N))交替处于高电位。本发明的自修复型栅极驱动电路可以降低由于制程或GOA电路长时间操作的原因造成的下拉维持电路的失效风险,实现电路自修复功能。 | ||
搜索关键词: | 修复 栅极 驱动 电路 | ||
【主权项】:
一种自修复型栅极驱动电路,其特征在于,包括级联的多个GOA单元,按照第N级GOA单元控制对显示区域第N级水平扫描线(G(N))充电,该第N级GOA单元包括上拉控制电路(100),上拉电路(200),下传电路(300),下拉电路(400),自举电容(500),第一下拉维持电路(600),第二下拉维持电路(700),及桥接电路(800);该上拉电路(200)、下拉电路(400)、第一下拉维持电路(600)、第二下拉维持电路(700)及自举电容(500)分别与栅极信号点(Q(N))和该第N级水平扫描线(G(N))连接,该上拉控制电路(100)和下传电路(300)分别与该栅极信号点(Q(N))连接,该桥接电路(800)连接于该第一下拉维持电路(600)和第二下拉维持电路(700)之间并且连接该栅极信号点(Q(N));该桥接电路(800)包括第一薄膜晶体管(T55),其栅极连接该栅极信号点(Q(N)),漏极和源极分别连接第一电路点(K(N))和第二电路点(P(N));该第一下拉维持电路(600)包括:第二薄膜晶体管(T54),其栅极输入第二时钟信号(LC2),漏极和源极分别输入第一时钟信号(LC1)和连接该第二电路点(P(N));第三薄膜晶体管(T53),其栅极连接第三电路点(S(N)),漏极和源极分别输入第一时钟信号(LC1)和连接该第二电路点(P(N));第四薄膜晶体管(T51),其栅极输入第一时钟信号(LC1),漏极和源极分别输入第一时钟信号(LC1)和连接该第三电路点(S(N));第五薄膜晶体管(T56),其栅极连接该第二电路点(P(N)),漏极和源极分别连接该第二电路点(P(N))和该第三电路点(S(N));第六薄膜晶体管(T52),其栅极连接该栅极信号点(Q(N)),漏极和源极分别连接该第二电路点(P(N))和输入直流低电压(VSS);第七薄膜晶体管(T32),其栅极连接该第二电路点(P(N)),漏极和源极分别输入该直流低电压(VSS)和连接该第n级水平扫描线(G(N));第八薄膜晶体管(T42),其栅极连接该第二电路点(P(N)),漏极和源极分别输入该直流低电压(VSS)和连接该栅极信号点(Q(N));该第二下拉维持电路(700)包括:第九薄膜晶体管(T64),其栅极输入该第一时钟信号(LC1),漏极和源极分别输入该第二时钟信号(LC2)和连接该第一电路点(K(N));第十薄膜晶体管(T63),其栅极连接第四电路点(T(N)),漏极和源极分别输入该第二时钟信号(LC2)和连接该第一电路点(K(N));第十一薄膜晶体管(T61),其栅极输入该第二时钟信号(LC2),漏极和源极分别输入该第二时钟信号(LC2)和连接该第四电路点(T(N));第十二薄膜晶体管(T66),其栅极连接该第一电路点(K(N)),漏极和源极分别连接该第一电路点(K(N))和该第四电路点(T(N));第十三薄膜晶体管(T62),其栅极连接该栅极信号点(Q(N)),漏极和源极分别连接该第四电路点(T(N))和输入该直流低电压(VSS);第十四薄膜晶体管(T33),其栅极连接该第一电路点(K(N)),漏极和源极分别输入该直流低电压(VSS)和连接该第n级水平扫描线(G(N));第十五薄膜晶体管(T43),其栅极连接该第一电路点(K(N)),漏极和源极分别输入该直流低电压(VSS)和连接该栅极信号点(Q(N));工作时,该第一时钟信号(LC1)和该第二时钟信号(LC2)的低电位小于该直流低电压(VSS)且频率低于输入该上拉电路(200)的时钟信号(CK),并且使该第一电路点(K(N))和该第二电路点(P(N))交替处于高电位。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电技术有限公司,未经深圳市华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310739642.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种板栗鸭肉肠及其制作方法
- 下一篇:一种拼合式轻质填充构件的制作方法