[实用新型]对数控系统主轴编码器信号进行倍频的电路有效
申请号: | 201320254213.8 | 申请日: | 2013-05-10 |
公开(公告)号: | CN203180895U | 公开(公告)日: | 2013-09-04 |
发明(设计)人: | 廖炳文;廖光灿 | 申请(专利权)人: | 成都鑫科瑞数控技术有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;G05B19/18 |
代理公司: | 成都九鼎天元知识产权代理有限公司 51214 | 代理人: | 詹永斌;钱成岑 |
地址: | 610000 四川省*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种对数控系统主轴编码器信号进行倍频的电路,涉及电子技术倍频技术领域,解决了采用软件技术进行倍频产生实时性差、有累计误差等问题,本技术方案的电路包括异或电路、锁相环芯片和十进制除法芯片,所述异或电路的输入端连接主轴编码器的信号输出端,异或电路的输出端连接锁相环芯片的基准信号输入端,所述锁相环芯片的压控振荡器输出端连接十进制除法芯片的频率信号输入端,所述十进制除法芯片的输出接脚连接锁相环芯片的比较信号输入端。具有结构简单,体积小,成本低,增强了产品的抗干扰能力和稳定性的突出优点。 | ||
搜索关键词: | 数控系统 主轴 编码器 信号 进行 倍频 电路 | ||
【主权项】:
一种对数控系统主轴编码器信号进行倍频的电路,其特征在于,该电路包括异或电路、锁相环芯片和十进制除法芯片,所述异或电路的输入端连接主轴编码器的信号输出端,异或电路的输出端连接锁相环芯片的基准信号输入端,所述锁相环芯片的压控振荡器输出端连接十进制除法芯片的频率信号输入端,所述十进制除法芯片的输出接脚连接锁相环芯片的比较信号输入端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都鑫科瑞数控技术有限公司,未经成都鑫科瑞数控技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320254213.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种电力工程中无线局域网硬件双冗余结构
- 下一篇:电镀设备的防尘移载装置