[实用新型]基于FPGA的eMMC控制器有效
申请号: | 201320378164.9 | 申请日: | 2013-06-27 |
公开(公告)号: | CN203311855U | 公开(公告)日: | 2013-11-27 |
发明(设计)人: | 周杰;郝立燕;李建厂;张健 | 申请(专利权)人: | 山东量子科学技术研究院有限公司 |
主分类号: | G11C16/10 | 分类号: | G11C16/10 |
代理公司: | 济南圣达知识产权代理有限公司 37221 | 代理人: | 张勇 |
地址: | 250101 山东省济南市高新*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了基于FPGA的eMMC控制器,包括初始化逻辑电路、主控逻辑电路、eMMC接口逻辑电路、数据处理逻辑电路和时钟控制逻辑电路;所述初始化逻辑电路与eMMC接口逻辑电路双向通信,所述主控逻辑电路分别与eMMC接口逻辑电路和数据处理逻辑电路双向通信,所述时钟控制逻辑电路分别与初始化逻辑电路、主控逻辑电路和eMMC接口逻辑电路连接;工作时,所述初始化逻辑电路与上层应用系统通信,所述主控逻辑电路与上层应用系统双向通信,所述eMMC接口逻辑电路和数据处理逻辑电路均与eMMC芯片双向通信,所述数据处理逻辑电路通过外部缓存与上层应用系统双向通信。本实用新型具有通用性强、操作接口方便、能高速读写的优点。 | ||
搜索关键词: | 基于 fpga emmc 控制器 | ||
【主权项】:
基于FPGA的eMMC控制器,其特征是,包括初始化逻辑电路、主控逻辑电路、eMMC接口逻辑电路、数据处理逻辑电路和时钟控制逻辑电路;所述初始化逻辑电路与eMMC接口逻辑电路双向通信,所述主控逻辑电路分别与eMMC接口逻辑电路和数据处理逻辑电路双向通信,所述时钟控制逻辑电路分别与初始化逻辑电路、主控逻辑电路和eMMC接口逻辑电路连接;工作时,所述初始化逻辑电路与上层应用系统通信,所述主控逻辑电路与上层应用系统双向通信,所述eMMC接口逻辑电路和数据处理逻辑电路均与eMMC芯片双向通信,所述数据处理逻辑电路通过外部缓存与上层应用系统双向通信。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东量子科学技术研究院有限公司,未经山东量子科学技术研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320378164.9/,转载请声明来源钻瓜专利网。
- 上一篇:并行烧录器电路及烧录器
- 下一篇:多功能系统级芯片车载多媒体设备