[发明专利]非易失性逻辑阵列的可定制的备份和恢复有效
申请号: | 201380046974.7 | 申请日: | 2013-09-10 |
公开(公告)号: | CN104620243B | 公开(公告)日: | 2018-02-23 |
发明(设计)人: | S·C·巴特玲;S·汉纳 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京纪凯知识产权代理有限公司11245 | 代理人: | 赵蓉民 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 可配置处理设备(100)的设计和操作,以优化机器状态从非易失性存储恢复期间的唤醒时间和峰值功率消耗。处理设备包括多个非易失性逻辑元件阵列(110),其被配置为存储由处理设备(100)的多个易失性存储元件(120)表示的机器状态。将存储的机器状态从多个非易失性逻辑元件阵列(110)读出到多个易失性存储元件(120)。在制造期间,非易失性逻辑元件阵列(110)中的若干行和每行的若干位基于目标唤醒时间和峰值功率消耗。在另一种方法中,能够以并行方式、顺序方式或其任何组合实现向多个非易失性阵列(110)写入数据或从多个非易失性阵列(110)读取数据,以优化操作特性。 | ||
搜索关键词: | 非易失性 逻辑 阵列 定制 备份 恢复 | ||
【主权项】:
一种用于在计算设备易失性存储系统状态从非易失性阵列备份恢复期间定制唤醒时间和峰值功率消耗的方法,该方法包括:制造具有多个非易失性逻辑元件阵列的处理设备,非易失性逻辑元件阵列被配置为存储由所述处理设备的多个易失性存储元件表示的机器状态,并且其中所述处理设备被配置为能够将存储的机器状态从所述多个非易失性逻辑元件阵列读出到所述多个易失性存储元件;其中所述多个非易失性逻辑元件阵列中的各个阵列中的特定若干行和每行的特定若干位基于目标唤醒时间和峰值功率消耗被制造和/或使能,所述目标唤醒时间是基于一次从所述多个非易失性逻辑元件阵列中的一个读取一行数据所用的时间,所述峰值功率消耗是基于同时从所述多个非易失性逻辑元件阵列中的一个读取一行给定长度位所用的峰值功率。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380046974.7/,转载请声明来源钻瓜专利网。