[发明专利]可编程逻辑电路中硬件加速器镜像的测试与修复在审
申请号: | 201380073319.0 | 申请日: | 2013-02-19 |
公开(公告)号: | CN105009005A | 公开(公告)日: | 2015-10-28 |
发明(设计)人: | E·克鲁格里克 | 申请(专利权)人: | 英派尔科技开发有限公司 |
主分类号: | G05B19/05 | 分类号: | G05B19/05 |
代理公司: | 北京市铸成律师事务所 11313 | 代理人: | 孟锐 |
地址: | 美国特*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本文中描述的技术一般包括用于可编程逻辑电路中的硬件加速器镜像的测试和修复的方法。在包括多个可编程逻辑电路的处理器芯片中,通过用复制的硬件加速器镜像对测试电路编程以及使测试电路处于与第一可编程逻辑电路相同的逻辑状态,来测试被编程到第一可编程逻辑电路中的硬件加速器镜像。将来自第一可编程逻辑电路的输出和来自测试电路的输出进行比较表明被编程到第一可编程逻辑电路中的硬件加速器镜像的精度。测试电路可以取代第一可编程逻辑电路,或者测试电路可被重新编程,用来测试被编程到处理器芯片的其他可编程逻辑电路中的其他硬件加速器镜像。 | ||
搜索关键词: | 可编程 逻辑电路 硬件 加速器 测试 修复 | ||
【主权项】:
1.一种在包括多个可编程逻辑电路且被配置为运行应用的处理器中管理所述多个可编程逻辑电路的操作的方法,所述方法包括:将与所述应用相关联的一个或多个输入提供给用与所述应用相关联的加速器程序编程的所述处理器的第一可编程逻辑电路;监控由于所述第一可编程逻辑电路利用与所述应用相关联的所述一个或多个输入的所述加速器程序的操作所得到的来自所述第一可编程逻辑电路的输出,其中来自所述第一可编程逻辑电路的所述输出由所述处理器用来运行所述应用;将与所述应用相关联的所述一个或多个输入提供给用所述加速器程序编程的所述处理器的第二可编程逻辑电路;监控由于所述第二可编程逻辑电路利用与所述应用相关联的所述一个或多个输入的所述加速器程序的操作所得到的来自所述第二可编程逻辑电路的输出;将来自所述第一可编程逻辑电路的输出与来自所述第二可编程逻辑电路的输出进行比较;基于对来自所述第一可编程逻辑电路的输出与来自所述第二可编程逻辑电路的输出的所述比较,确定已经用所述加速器程序编程的所述第一可编程逻辑电路和已经用所述加速器程序编程的所述第二可编程逻辑电路中的至少一个的操作状况;以及存储所确定的操作状况。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英派尔科技开发有限公司,未经英派尔科技开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201380073319.0/,转载请声明来源钻瓜专利网。
- 上一篇:流体管道系统
- 下一篇:用于高分辨率无透镜光学传感的具有奇对称的相位光栅