[发明专利]基于sinc插值的超声相控阵接收信号精延时方法有效
申请号: | 201410005966.4 | 申请日: | 2014-01-03 |
公开(公告)号: | CN103776907A | 公开(公告)日: | 2014-05-07 |
发明(设计)人: | 吴海腾;吴施伟;金浩然;杨克己;吕福在;武二永 | 申请(专利权)人: | 浙江大学 |
主分类号: | G01N29/44 | 分类号: | G01N29/44 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 杜军 |
地址: | 310027 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公布了一种基于sinc插值的超声相控阵接收信号精延时方法。鉴于超声相控阵接收信号的时间延迟精度对系统性能有重要影响,在综合考虑信号延迟的精度、处理速度和系统优化柔性等的基础上,本发明提出一种基于sinc插值的精延时方法,本发明结合sinc函数复原信号的特点与汉宁窗具有较小旁瓣和较大衰减速度的优势,得到准确的插值系数。利用FPGA强大的实时并行处理能力和存储能力,以流水线方式快速准确地进行sinc插值,完成采样信号任意步长的精确延时。本发明具有较高的精度和处理效率,能够明显提高超声相控阵接收信号的时间延迟精度,改善检测系统的对比度分辨率和空间分辨率。 | ||
搜索关键词: | 基于 sinc 超声 相控阵 接收 信号 延时 方法 | ||
【主权项】:
基于sinc插值的超声相控阵接收信号精延时方法,其特征在该方法包括以下步骤:步骤一:主控计算机根据设置的接收信号延时精度计算8点插值需要的8个sinc插值系数,得到采样周期内各个延时值对应的8个插值系数;步骤二:将各个延时值对应的8个插值系数转换成32位浮点数,分别存储至FPGA内的8个双口RAM;步骤三:根据精延时生成相应读取插值系数双口RAM的地址;步骤四:FPGA开始采样,将输入的有效数据转换成32位浮点型数据,并以流水方式依次在8个数据缓存寄存器中传递存储;步骤五:以采样时钟为步调,将当前8个数据缓存寄存器中的数据分别和各自对应的插值系数相乘,对8个乘积求和,流水输出一连串插值后的数据;步骤六:对插值后的数据作浮点型转换成整型的处理,输出延时后的信号,完成采样输入信号的精延时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410005966.4/,转载请声明来源钻瓜专利网。