[发明专利]创建硬件组件的软件的方法以及硬件组件有效

专利信息
申请号: 201410070613.2 申请日: 2014-02-28
公开(公告)号: CN104123187B 公开(公告)日: 2019-05-31
发明(设计)人: S·梅尔滕;M·施伦格;H·罗斯;F·梅尔滕斯 申请(专利权)人: 帝斯贝思数字信号处理和控制工程有限公司
主分类号: G06F9/50 分类号: G06F9/50
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 张立国
地址: 德国帕*** 国省代码: 德国;DE
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种用来创建用于测量、控制或调节系统的硬件组件(1)的软件的方法,所述系统包括处理器(4)、FPGA(3)和多个I/O通道(2),其中,所述I/O通道(2)连接到所述FPGA(3)上并且所述FPGA(3)经由通信接口(5)与处理器(4)连接,所述方法包括如下步骤:选择用于通过FPGA(3)操作的第一子集(9)的I/O通道(2);创建用于在所述FPGA(3)上执行的第一应用程序;选择用于通过处理器操作的第二子集的I/O通道;创建用于在处理器上执行的第二应用程序,其中,所述创建第一应用程序的步骤包括创建用于将第二子集的I/O通道与通信接口连接的代码。本发明还涉及一种用于运行这样的硬件组件的方法以及一种根据所述方法运行的硬件组件。
搜索关键词: 硬件组件 应用程序 创建 处理器 子集 通信接口 处理器操作 调节系统 测量
【主权项】:
1.用来创建用于测量、控制或调节系统的硬件组件(1)的软件的方法,所述测量、控制或调节系统包括处理器(4)、现场可编程门阵列(3)和多个I/O通道(2),其中,所述I/O通道(2)连接到所述现场可编程门阵列(3)上并且所述现场可编程门阵列(3)经由通信接口(5)与处理器(4)连接,所述方法包括以下步骤:选择用于通过所述现场可编程门阵列(3)操作的第一子集(9)的I/O通道(2);创建用于在现场可编程门阵列(3)上执行的第一应用程序;选择用于通过所述处理器(4)操作的第二子集(10)的I/O通道;创建用于在所述处理器(4)上执行的第二应用程序,其中,所述创建第一应用程序的步骤包括创建用于将第二子集(10)的I/O通道(2)与通信接口(5)连接的代码,将第一应用程序嵌入到第二应用程序中,将具有嵌入好的第一应用程序的第二应用程序加载到处理器(4)上,其中,将第二应用程序存储在一个配设给处理器(4)的存储器上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于帝斯贝思数字信号处理和控制工程有限公司,未经帝斯贝思数字信号处理和控制工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410070613.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top