[发明专利]显示装置的锁存电路、显示装置以及电子设备有效
申请号: | 201410108903.1 | 申请日: | 2014-03-21 |
公开(公告)号: | CN104064135B | 公开(公告)日: | 2018-12-25 |
发明(设计)人: | 野村猛 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | G09G3/3233 | 分类号: | G09G3/3233;G09G3/3291 |
代理公司: | 北京金信知识产权代理有限公司 11225 | 代理人: | 黄威;苏萌萌 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种显示装置的锁存电路。在为了基于N比特的数据而对存在于显示面板的一行上的M像素的各个像素进行驱动,而以针对每个像素时分的方式输出对应M像素的量的数据的锁存电路中,具有沿着列方向排列N个、沿着行方向排列M个,并且对1比特的数据进行锁存的M×N个的1比特锁存电路。1比特锁存电路含有:数据锁存单位电路,其以各行不同的时刻对N比特中的任意1比特数据进行锁存;行锁存单位电路,其在各行中对来自数据锁存单位电路的数据同时进行锁存;输出使能元件,其基于对任意一列进行选择的使能信号而输出来自行锁存单位电路的数据。 | ||
搜索关键词: | 显示装置 电路 以及 电子设备 | ||
【主权项】:
1.一种显示装置的锁存电路,所述显示装置为了基于N比特的数据对存在于显示面板的一行上的M像素的各个像素进行驱动,而针对每个像素以时分的方式输出对应M像素的量的数据,其中,N为2以上的整数,M为2以上的整数,所述显示装置的锁存电路的特征在于,具有沿着列方向排列N个、沿着行方向排列M个,并且每一个均对1比特的数据进行锁存的M×N个1比特锁存电路,所述M×N个1比特锁存电路中的每一个均包括:数据锁存单位电路,其以每行不同的时刻对所述N比特中的任意1比特数据进行锁存;行锁存单位电路,其在各行中对来自数据锁存单位电路的数据同时进行锁存;输出使能元件,其基于对任意一列进行选择的使能信号而输出来自所述行锁存单位电路的数据,沿着所述行方向而配置的M个1比特锁存电路共用一条输出线,来自沿着所述列方向而排列的N个1比特锁存电路的总计N条输出线,沿着所述列方向而被配置于形成有所述M×N个1比特锁存电路的区域的上层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410108903.1/,转载请声明来源钻瓜专利网。
- 上一篇:轻型高强度耐腐蚀现场总线电缆
- 下一篇:显示装置、组合仪表以及用于制造的方法