[发明专利]一种采用静态写技术减小写功耗的静态随机存储器有效

专利信息
申请号: 201410126352.1 申请日: 2014-03-31
公开(公告)号: CN103886896A 公开(公告)日: 2014-06-25
发明(设计)人: 熊保玉;拜福君 申请(专利权)人: 西安华芯半导体有限公司
主分类号: G11C11/419 分类号: G11C11/419
代理公司: 西安西交通盛知识产权代理有限责任公司 61217 代理人: 王萌
地址: 710055 陕西省西安*** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种采用静态写技术减小写功耗的静态随机存储器,位线预冲电信号产生电路在时钟的上升沿检测写使能是否有效,如果写使能信号有效,则位线预冲电信号无效;否则,位线预充电信号有效,即在写操作时位线预冲电信号无效。静态写驱动器的由反相器和三态门组成,当写使能有效时,静态写驱动器的输出直接驱动位线。与传统的静态随机存储器相比,本发明在写操作时,不需要对位线进行预充电操作。当出现连续的写“0”或写“1”操作时,由于位线上保持的数据与需要写入的数据相同,因此位线不发生反转,从而节省功耗。在写数据的翻转概率为二分之一的情况,本发明与传统的设计相比,写位线翻转功耗降低50%。
搜索关键词: 一种 采用 静态 技术 减小 功耗 随机 存储器
【主权项】:
一种采用静态写技术减小写功耗的静态随机存储器,其特征在于,包括译码器、存储阵列、控制电路与预译码器、位线预冲电信号产生电路、位线预冲电与均衡电路和静态写驱动器;译码器通过多条字线(WL)连接存储阵列,译码器还通过多条预译码器输出(PRE_DEC)连接控制电路与预译码器;存储阵列通过多条位线(BL)连接位线预冲电与均衡电路和静态写驱动器;控制电路与预译码器还通过本地时钟(LCLK)和写使能(WE)连接预冲电信号产生电路;控制电路与预译码器还通过写驱动器使能(WE)连接静态写驱动器;位线预冲电与均衡电路通过位线预冲电信号(PRE_N)连接预冲电信号产生电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安华芯半导体有限公司,未经西安华芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410126352.1/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top