[发明专利]一种连续时差测量的方法及装置有效

专利信息
申请号: 201410136100.7 申请日: 2014-04-08
公开(公告)号: CN104980147B 公开(公告)日: 2018-07-17
发明(设计)人: 刘伯安 申请(专利权)人: 刘伯安
主分类号: H03K23/40 分类号: H03K23/40;G04F10/04
代理公司: 暂无信息 代理人: 暂无信息
地址: 100084 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种等延时信号转换方法及装置,可以实现电子信号的高电平或低电平的持续时间、上升沿至上升沿或下降沿至下降沿的时间间隔的连续测量,不仅给出了将其应用于飞行时间测量、激光测距等的方法及装置,还提供了几种将该方法应用于串行数据接收的方法及装置,降低了对时钟频率(Frequency)、畸变(Distortion)、晃动(Jitter)等的敏感度,使串行数据接收装置更加可靠和易于实现。
搜索关键词: 上升沿 下降沿 串行数据接收装置 转换方法及装置 串行数据接收 飞行时间测量 电子信号 激光测距 连续测量 时差测量 时钟频率 延时信号 低电平 高电平 敏感度 畸变 晃动 应用
【主权项】:
1.一种等时延信号转换的方法,其特征包括:a)可变的偶数N个锁存器的输入输出同相级联后再首尾反相级联成环构成一个除N环形分频电路,对被测信号S进行N分频,锁存器的位置编号为0至N‑1,偶数位置锁存器的选通端口E同相接被测信号,其输出是对应被测信号上升翻转的中间信号RT,奇数位置锁存器的选通端口E反相接被测信号,其输出是对应被测信号下降翻转的中间信号FT,被测信号的低电平或高电平的持续时间须大于锁存器的最小选通时间,S是输入信号,RT和FT是输出信号;b)分别用M=3或M=4个锁存器输入输出同相级联构成时钟同步器,由单相时钟AK或双相时钟AK、BK或四相时钟AK、BK、CK、DK对中间信号eT同步采样,锁存器的位置编号m为0至M‑1,偶数和奇数位置锁存器的选通端口E分别同相和反相接时钟,与m对应的锁存器输出信号分别是中间采样ek0、ek1、ek2、ek3等,中间触发ekT=ek2/ek3,e为R、F分别表示输入的中间信号是RT、FT,k为A、B、C、D分别表示采样的是时钟AK、BK、CK、DK等,时钟的半周期须大于锁存器的最小选通时间,AK、BK、CK、DK等是输入信号,RAT、FAT、RBT、FBT、RCT、FCT、RDT、FDT等是输出信号;c)选用同样电路及器件参数的锁存器构成环形分频器和时钟同步器,并且让锁存器的负载也尽可能相同,以减少等时延信号转换的误差;d)偶数N的选择须保证在中间信号RT和FT中的两次翻转之间,可以完成中间触发相对于中间信号的时差测量并为下次时差测量做好准备,n取值范围是周期性的从0变化至N/2‑1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘伯安,未经刘伯安许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410136100.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top