[发明专利]一种基于FPGA的时钟频率调整锁相方法在审

专利信息
申请号: 201410138458.3 申请日: 2014-04-09
公开(公告)号: CN104980150A 公开(公告)日: 2015-10-14
发明(设计)人: 许文;章于飞;管晓权;田永和;叶泂涛;刘长羽;王建鸿;赵妍 申请(专利权)人: 许文
主分类号: H03L7/099 分类号: H03L7/099;H03L7/16
代理公司: 暂无信息 代理人: 暂无信息
地址: 314000 浙江省*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于FPGA的时钟频率调整锁相方法,包括了外部标准参考信号输入模块,本地时钟模块,输入信号处理及系统时钟频率调整模块,本地标准时钟信号产生模块,外部标准参考信号输入模块为系统提供标准的参考时钟信号;本地时钟模块为系统提供本地参考时钟;输入信号处理及系统时钟频率调整模块对本地时钟模块提供的时钟信号进行处理,对输入的外部参考信号进行频率、相位的测量,产生时钟频率调整所需的数据;本地标准时钟信号产生模块使用经时钟频率调整模块调整后的时钟来产生本地标志时钟信号,并反馈回时钟频率调整模块,时钟频率调整模块将其与外部参考信号进行比较、计算后,又继续调整系统时钟频率,并最终使本地标准时钟产生模块产生的本地标准信号锁定到外部输入的标准参考信号上。
搜索关键词: 一种 基于 fpga 时钟 频率 调整 方法
【主权项】:
在基于FPGA的时钟调整锁相技术,其特征在于,包括:输入信号处理及系统时钟频率调整模块,负载处理外部输入的标准参考信号,包括完成对外部输入的标准参考信号进行测量并处理、保存性能数据,并调整系统时钟信号的频率;本地时钟模块为系统提供本地参考时钟;本地标准时钟信号产生模块,负责产生锁定到外部输入标准参考信号上的本地时钟信号,并反馈回系统时钟频率调整模块进行闭环控制,提高系统的稳定度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于许文,未经许文许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410138458.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top