[发明专利]卷积交织/解交织的实现方法及装置有效
申请号: | 201410157910.0 | 申请日: | 2014-04-18 |
公开(公告)号: | CN103916140B | 公开(公告)日: | 2017-03-22 |
发明(设计)人: | 黄戈;梁伟强;王白羽;钱宏达;李瑞;郑成根;江陶;柯仙胜;薛亚萍 | 申请(专利权)人: | 上海高清数字科技产业有限公司 |
主分类号: | H03M13/23 | 分类号: | H03M13/23 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 200125 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种提高总线效率和降低DDR带宽的卷积交织/解交织实现方法和装置,其至少包括根据发送/接收系统交织传输速率计算出DDR最小占用带宽;根据卷积交织参数计算出最小占用带宽时所需DDR存储空间;根据DDR参数、AXI总线参数、交织参数计算出数据整形存储器参数以及产生Local地址、AXI总线连读或连写长度范围;根据产生的数据整形存储器参数,local地址规则,转换到AXI总线地址,完成和DDR的数据交互;该方法以降低DDR带宽和提高总线效率为优先考量,对存储规则和读写地址进行特殊设计,使得将交织对DDR带宽的占用最小化,同时大幅提高总线的读写效率。 | ||
搜索关键词: | 卷积 交织 实现 方法 装置 | ||
【主权项】:
一种卷积交织/解交织的实现方法,其特征在于,至少包括:步骤1)根据发送/接收系统交织传输速率计算出DDR最小占用带宽;步骤2)根据卷积交织参数及DDR参数计算出提高总线效率时所需占用DDR存储空间;步骤3)根据卷积交织参数及DDR参数计算产生Local地址;步骤4)根据卷积交织参数、DDR参数及总线参数计算产生AXI总线连读或连写长度范围;步骤5)根据卷积交织参数、DDR参数及AXI总线连读/连写操作参数计算出最小占用带宽时及满足总线连读、连写时所需数据整形存储器参数;步骤6)根据产生的数据整形存储器参数、Local地址、以及选取连读或连写长度,将Local地址转换到AXI总线地址,完成和DDR的数据交互,实现交织功能。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海高清数字科技产业有限公司,未经上海高清数字科技产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410157910.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类