[发明专利]级联H桥拓扑中可滤除高次谐波的载波电平层叠调制方法有效
申请号: | 201410163826.X | 申请日: | 2014-04-22 |
公开(公告)号: | CN103956737B | 公开(公告)日: | 2016-11-23 |
发明(设计)人: | 王华东;蔡旭;刘金虹 | 申请(专利权)人: | 上海交通大学 |
主分类号: | H02J3/01 | 分类号: | H02J3/01 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 郭国中 |
地址: | 200240 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种级联H桥拓扑中可滤除高次谐波的载波电平层叠调制方法,步骤为:1,SVG采用FPGA控制器中的晶振产生信号,该信号通过DLL倍频产生频率fc;2,电网实时频率fs通过锁相环生成三角载波计数器M,三角载波计数器从0开始增1,计数至M,达到三角载波顶点,然后减1,计数至0,如此反复循环,形成三角载波;3,SVG的电流互感器提取电网侧电流信号,根据电流环参考,经过控制环节,得到调制波;4,SVG中n级幅值和频率都相同的三角载波在横轴上下连续层叠,n级三角载波与调制波通过比较器进行比较,得到n级PWM脉冲信号;5,n级PWM脉冲信号对应驱动n级H桥开关动作,使SVG输出完整波形,实现滤除高次谐波的目的。 | ||
搜索关键词: | 级联 拓扑 中可滤 谐波 载波 电平 层叠 调制 方法 | ||
【主权项】:
一种级联H桥拓扑中可滤除高次谐波的载波电平层叠调制方法,包括,其特征在于,包括如下步骤:步骤1,SVG采用FPGA控制器,FPGA控制器中的晶振产生一信号,此晶振信号通过DLL倍频产生一频率fc;步骤2,电网实时频率fs通过锁相环,生成三角载波计数器M=fc/(fs*216),三角载波计数器从0开始增1,计数至M,达到三角载波顶点,然后减1,计数至0,如此反复循环,形成三角载波;步骤3,SVG的电流互感器CT,提取电网侧电流信号is,根据电流环参考,经过控制环节,得到调制波;步骤4,SVG中n级幅值和频率都相同的三角载波在横轴上下连续层叠,n级三角载波与调制波通过比较器进行比较,调制波大于载波则输出高电平,反之输出低电平,相等时输出为零电平,得到n级PWM脉冲信号;步骤5,n级PWM脉冲信号对应驱动n级H桥开关动作,使SVG输出完整波形,实现滤除高次谐波的目的。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海交通大学,未经上海交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410163826.X/,转载请声明来源钻瓜专利网。