[发明专利]SerDes中高速串行信号的并行化处理方法及装置有效

专利信息
申请号: 201410173869.6 申请日: 2014-04-28
公开(公告)号: CN103944583B 公开(公告)日: 2017-05-10
发明(设计)人: 胡封林;陈书明;郭阳;孙永节;龚国辉;陈海燕;吴家铸;孙海燕;陈小文;雷元武 申请(专利权)人: 中国人民解放军国防科学技术大学
主分类号: H03M9/00 分类号: H03M9/00
代理公司: 湖南兆弘专利事务所(普通合伙)43008 代理人: 周长清
地址: 410073 湖南省长沙市砚瓦池正街47号中国*** 国省代码: 湖南;43
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开一种SerDes中高速串行信号的并行化处理方法及装置,该方法步骤为(1)以输入信号频率进行分频后的8相时钟作为采样时钟,控制对高速串行信号进行采样,进行相位调整及锁存后得到8路采样数据;2)以2相采样时钟作为移位时钟,在移位时钟的控制下对8路采样数据进行串行移位,串行输出每路数据;3)将2相采样时钟进行分频后得到慢速装配时钟,控制对8路串行数据进行取样,并行输出每路数据,进行相位调整后同步输出;该装置包括与方法对应的高速采样模块、快速串行移位模块以及慢速装配模块。本发明具有实现方法简单、能够实现高速串行信号的高速采样以及采样后的并行化处理、执行效率高的优点。
搜索关键词: serdes 高速 串行 信号 并行 处理 方法 装置
【主权项】:
一种SerDes中高速串行信号的并行化处理方法,其特征在于,步骤为:(1)高速采样:以输入信号频率进行分频后的8相时钟作为采样时钟且每相邻两相采样时钟间隔45度,在每相采样时钟的控制下对高速串行信号进行采样,得到8路初始采样数据;对8路初始采样数据进行相位调整并锁存,得到相位调整后的8路采样数据;(2)快速串行移位:以2相采样时钟作为移位时钟,在移位时钟的控制下对所述步骤(1)得到的8路采样数据进行串行移位,串行输出每路数据中的每一位,得到8路串行数据;(3)慢速装配:将2相采样时钟进行分频后得到慢速装配时钟,在慢速装配时钟的控制下对所述步骤(2)得到的8路串行数据进行取样,并行输出每路数据中的每一位,得到8路并行数据并进行相位调整后同步输出;所述步骤(2)的具体实施方法为:将0度、180度采样时钟作为移位时钟,所述0度采样时钟控制0度、45度、90度以及135度采样时钟对应的采样数据进行串行移位,所述180度采样时钟控制180度、225度、270度以及315度采样时钟对应的采样数据进行串行移位;所述步骤(3)中将2相采样时钟进行分频后得到慢速装配时钟的具体实施方法为:将0度、180度采样时钟进行分频分别得到第一慢速装配时钟和第二慢速装配时钟,所述第一慢速装配时钟控制0度、45度、90度以及135度采样时钟对应的串行数据进行取样,所述第二慢速装配时钟控制180度、225度、270度以及315度采样时钟对应的串行数据进行取样。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410173869.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top