[发明专利]一种SerDes技术中的错位检测与纠错电路有效

专利信息
申请号: 201410237882.3 申请日: 2014-06-02
公开(公告)号: CN104009823B 公开(公告)日: 2017-07-07
发明(设计)人: 虞志益;林杰;周力君;周炜;朱世凯;俞剑明 申请(专利权)人: 复旦大学
主分类号: H04L1/00 分类号: H04L1/00;H04L1/24
代理公司: 上海正旦专利代理有限公司31200 代理人: 陆飞,盛志范
地址: 200433 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于SerDes串行通信技术领域,具体为一种SerDes技术中的错位检测与纠错电路。本发明由发送端数字电路和接收端数字电路两大部分组成。在发送端,由发送端控制器启动校验码发生电路依次产生N位全“1”的同步信号和仅最高位为“0”的校验信号,上述信号被二选一MUX选通输出到模拟Serializer模块,再经过差分传输通道和Deserializer后送给接收端数字电路;在接收端,错位检测电路在检测判别接收数据有没有错位;纠错电路模块根据接收的校验码中“0”实际出现的位号将正确的数据位序恢复纠正并最终输出。本发明采用数字电路实现,具有可编程性以及逻辑简单、灵活性好等优点,与现行通用的基于硬件描述语言的数字集成电路设计流程兼容。
搜索关键词: 一种 serdes 技术 中的 错位 检测 纠错 电路
【主权项】:
一种SerDes技术中的错位检测与纠错电路,其特征在于由发送端数字电路和接收端数字电路两大部分组成;发送端数字电路包括:发送端控制器、校验码发生电路、二选一数据选择器,由发送端控制器启动校验码发生电路依次产生两个N位全“1”的同步信号和仅最高位为“0”的校验信号,上述信号被二选一数据选择器选通输出到模拟Serializer即串行器,再经过差分传输通道和Deserializer即解串器后送给接收端数字电路;接收端数字电路包括错位检测电路、纠错电路,错位检测电路在检测到全“1”同步信号后再去检测下一个数据包,若仍为全“1”信号,则接收数据没有错位;否则,说明接收数据有错位;纠错电路根据接收的校验码中“0”实际出现的位号将正确的数据位序恢复纠正出来并最终输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410237882.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top