[发明专利]一种基于ARM与FPGA的动态可重构嵌入式系统在审
申请号: | 201410240878.2 | 申请日: | 2014-05-30 |
公开(公告)号: | CN103995939A | 公开(公告)日: | 2014-08-20 |
发明(设计)人: | 黄以华;韦铭 | 申请(专利权)人: | 广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 广州粤高专利商标代理有限公司 44102 | 代理人: | 林丽明 |
地址: | 528300 广东省佛山市顺德区大良*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开一种基于ARM与FPGA的动态可重构嵌入式系统,主要由ARM子系统与FPGA子系统构成,两个子系统之间通过一种或多种,一个或多个总线互联以实现数据信号、控制信号的交换,而ARM子系统可通过其一个重配置模块在线重构FPGA子系统,实现系统的动态重构。该系统通过使用高级操作系统Linux和总线作为中间件的方法,将基于ARM与FPGA的嵌入式系统的应用设计的软件部分和硬件部分相互抽象相互分离,提高了其软硬联合开发与调试的效率,并使得应用易于移植,提高了应用的代码的可重用率。 | ||
搜索关键词: | 一种 基于 arm fpga 动态 可重构 嵌入式 系统 | ||
【主权项】:
一种基于ARM与FPGA的动态可重构嵌入式系统,用户基于该动态可重构嵌入系统设计的目标设计;其特征在于,由ARM子系统与FPGA子系统构成;两个子系统之间通过一个或多个总线互联,实现控制信号、数据信号的传输; ARM子系统部分由ARM微处理器、ARM电源电路、ARM复位电路、ARM时钟电路、ARM存储器以及ARM外设构成; FPGA子系统部分由FPGA、FPGA下载电路、FPGA时钟电路、FPGA复位电路、FPGA电源以及FPGA外设构成; ARM子系统的操作系统下有一个重配置模块,该重配置模块以系统调用的方式将目标设计的硬件部分的比特流文件下载到FPGA子系统上,同时加载所述的目标设计的驱动至内核。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学,未经广东顺德中山大学卡内基梅隆大学国际联合研究院;中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410240878.2/,转载请声明来源钻瓜专利网。