[发明专利]基于高性能BW100芯片的SAR并行处理方法及装置有效

专利信息
申请号: 201410248560.9 申请日: 2014-06-06
公开(公告)号: CN104035913B 公开(公告)日: 2017-04-19
发明(设计)人: 孙晓晖;孙家敬;史鸿生;姚虹;齐子国;丁泉 申请(专利权)人: 中国电子科技集团公司第三十八研究所
主分类号: G06F15/167 分类号: G06F15/167
代理公司: 合肥金安专利事务所34114 代理人: 吴娜
地址: 230088 安徽*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及基于高性能BW100芯片的SAR并行处理方法,包括由FPGA控制器将回波数据乒乓发送至主、从BW100芯片处理,处理结果通过乒乓QDRII存储器转存至DDR3存储器,完成回波进数和距离向处理;乒乓QDRII存储器从DDR3存储器内取方位向数据并通过FPGA控制器乒乓发送至主、从BW100芯片处理,并乒乓接收处理结果,完成成像方位向处理;在完成多次距离向和方位向的处理后,完成整个成像处理。本发明还公开了基于高性能BW100芯片的SAR并行处理方法的装置。本发明采用BW100芯片作为SAR成像处理核心处理器,具有并行计算能力强、数据通讯能力强,整体性能优越,适用于SAR实时成像处理领域。
搜索关键词: 基于 性能 bw100 芯片 sar 并行 处理 方法 装置
【主权项】:
基于高性能BW100芯片的SAR并行处理方法,其特征在于:由FPGA控制器将回波数据乒乓发送至主BW100芯片、从BW100芯片处理,主BW100芯片、从BW100芯片将处理结果通过乒乓QDRII存储器转存至FPGA控制器外挂的DDR3存储器,完成回波进数和距离向处理;接着,乒乓QDRII存储器从DDR3存储器内取方位向数据并通过FPGA控制器乒乓发送至主BW100芯片、从BW100芯片处理,并乒乓接收主BW100芯片、从BW100芯片的处理结果,完成成像方位向处理;在完成多次距离向和方位向的处理后,最后完成整个成像处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第三十八研究所,未经中国电子科技集团公司第三十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410248560.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top