[发明专利]一种抑制导体损耗的叠层设计方法在审
申请号: | 201410387759.X | 申请日: | 2014-08-08 |
公开(公告)号: | CN104135819A | 公开(公告)日: | 2014-11-05 |
发明(设计)人: | 李鹏翀;张柯柯 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | H05K1/02 | 分类号: | H05K1/02 |
代理公司: | 无 | 代理人: | 无 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种抑制导体损耗的叠层设计方法,其特点在于保证一个芯板上的信号层与本芯板自身的平面层距离小于距离相邻半固化片层的距离,保证未经棕化处理的信号表面能够作为信号主要传输平面。本发明的一种抑制导体损耗的叠层设计方法和现有技术相比,通过优化层叠,增大半固化片与信号层的间距,同时减少芯板的厚度,在保证信号线阻抗不变的同时,可以有效减少铜表面粗糙度对于信号损耗的影响,而且本发明还具有设计合理、结构简单、易于加工、使用方便等特点,因而,具有很好的使用价值。 | ||
搜索关键词: | 一种 抑制 导体 损耗 设计 方法 | ||
【主权项】:
一种抑制导体损耗的叠层设计方法,其特征在于保证一个芯板上的信号层与本芯板自身的平面层距离小于距离相邻半固化片层的距离,保证未经棕化处理的信号表面能够作为信号主要传输平面。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410387759.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种在印制板电镀厚金的方法
- 下一篇:铝基覆铜板及其制备方法、线路电子线路板