[发明专利]一种基于FPGA的Arinc708数据处理IP核设计方法有效
申请号: | 201410407450.2 | 申请日: | 2014-08-19 |
公开(公告)号: | CN104267910B | 公开(公告)日: | 2017-05-24 |
发明(设计)人: | 毛峡;韩兴邦;薛雨丽;陈立江;李添;赵鹏飞 | 申请(专利权)人: | 北京航空航天大学 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100191*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种基于FPGA的Arinc708数据处理IP核设计方法。其包括步骤一对单路Arinc708比特流实时进行解码,得到NRZ码和同步时钟信号;步骤二利用得到的同步时钟信号按照Arinc708数据帧格式从NRZ码中提取出头信息并暂存;步骤三利用得到的同步时钟信号按照Arinc708数据帧格式从NRZ码中提取并重组512个距离单元信息并暂存;步骤四将暂存的头信息与距离单元信息以数据帧为单位乒乓存储;步骤五建立乒乓存储模块与后端驱动程序的读写时序。该方法针对Arinc708的比特流、数据帧结构特点进行设计,确保实时处理速度,将所需数据提取并重组为方便后端显示调用的数据结构。 | ||
搜索关键词: | 一种 基于 fpga arinc708 数据处理 ip 设计方案 | ||
【主权项】:
一种基于FPGA的Arinc708数据处理IP核设计方法,该方法的具体步骤如下:步骤一:对单路Arinc708数据比特流进行解码,得到NRZ码和同步时钟信号;步骤二:利用得到的同步时钟信号按照Arinc708数据帧格式从NRZ码中提取出头信息并暂存;步骤三:利用得到的同步时钟信号按照Arinc708数据帧格式从NRZ码中提取并重组512个距离单元信息并暂存;步骤四:将暂存的头信息与距离单元信息以数据帧为单位乒乓存储;步骤五:建立乒乓存储模块与后端驱动程序的读写时序。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京航空航天大学,未经北京航空航天大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410407450.2/,转载请声明来源钻瓜专利网。
- 上一篇:泥浆提取器
- 下一篇:一种成像盒上的芯片及对数据写入进行响应的方法