[发明专利]利用单片机模型仿真逻辑分析仪测得波形方法有效
申请号: | 201410461082.X | 申请日: | 2014-09-11 |
公开(公告)号: | CN104198786B | 公开(公告)日: | 2017-02-15 |
发明(设计)人: | 陈广锋;於文欣;韩志远;魏鑫 | 申请(专利权)人: | 东华大学 |
主分类号: | G01R13/02 | 分类号: | G01R13/02;G01R31/3177;G06F9/455 |
代理公司: | 上海申汇专利代理有限公司31001 | 代理人: | 翁若莹 |
地址: | 201620 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种利用单片机模型仿真逻辑分析仪测得波形方法,该单片机模型内置于Proteus软件,包括以下步骤利用逻辑分析仪采集硬件电路的波形信号,在电脑端利用逻辑分析仪自带软件将波形数据导出形成数据文件,设定基础时间间隔DT为采样频率的倒数,生成N个hex文件;在Proteus软件中创建N个仿真单片机,设置每个仿真单片机的hex文件;运行仿真。本发明通过利用多种技术手段综合应用,将逻辑分析仪测得波形导出,进一步处理后输入到Proteus软件,进行波形重现,为进一步的仿真测试提供基础。 | ||
搜索关键词: | 利用 单片机 模型 仿真 逻辑 分析 波形 方法 | ||
【主权项】:
一种利用单片机模型仿真逻辑分析仪测得波形方法,该单片机模型内置于Proteus软件,包括以下步骤:步骤1、利用逻辑分析仪采集硬件电路的波形信号,在电脑端利用逻辑分析仪自带软件将波形信号导出形成数据文件;步骤2、设定基础时间间隔DT为采样频率的倒数,生成N个hex文件,N=(Tds/Yjs)+1,式中,Tds为依据逻辑分析仪测得数据通道数目,Yjs为拟用仿真单片机封装可用输出波形可用引脚数目,每个hex文件对应多个逻辑分析仪的数据通道及一个相应的仿真单片机,设第i个hex文件对应逻辑分析仪的数据通道pin1,…,pinN,则其生成步骤为:步骤2.1、创建与当前hex文件对应的汇编文件或C语言文件;步骤2.2、读取数据文件的当前行数据,判断当前行数据是否为文件尾,如果是文件尾,则跳至步骤2.5,如果当前行不是有效数据跳至步骤2.4,否则进入步骤2.3;步骤2.3、拆分数据并写入汇编文件或C语言文件,其步骤包括:从当前行数据中提取代表波形信号没有发生变化的字符串A,将字符串A转换成数字乘以DT得到延时长度t,利用不同的延时单位将延时长度t拆分为所有延时单位的组合,同时,从当前行数据中提取数据通道pin1,…,pinN的值并赋予与当前hex文件对应的仿真单片机的相应引脚变量,从而得到当前引脚变量的值及其对应的延时长度t;步骤2.4、数据文件当前行号+1,跳至步骤2.2执行;步骤2.5、在末尾加上结束标识后,保存文件;步骤2.6、编译汇编文件或C语言文件生成hex文件;步骤3、在Proteus软件中创建N个仿真单片机,按照汇编文件或C语言文件中的定义将仿真单片机的相应引脚标注上对应的引脚变量标签,设置每个仿真单片机的hex文件;步骤4、运行仿真,仿真单片机的相应引脚即可重现逻辑分析仪所测得的数字波形。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东华大学,未经东华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410461082.X/,转载请声明来源钻瓜专利网。