[发明专利]高速、高精度图像信号模数转换电路有效

专利信息
申请号: 201410518090.3 申请日: 2014-09-30
公开(公告)号: CN104300981B 公开(公告)日: 2018-04-27
发明(设计)人: 曾衡东 申请(专利权)人: 成都市晶林科技有限公司
主分类号: H03M1/12 分类号: H03M1/12
代理公司: 成都金英专利代理事务所(普通合伙)51218 代理人: 袁英
地址: 610000 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高速、高精度图像信号模数转换电路,它包括多级流水线电路、延时对准寄存器阵列、数字校准电路和时钟发生器,每一级流水线电路中还包括采样保持模块、子ADC模块、子DAC模块、减法电路和余量放大模块。本发明能够有效的控制模数转换误差,提高精度并且能够实现高速的模数转换。
搜索关键词: 高速 高精度 图像 信号 转换 电路
【主权项】:
高速、高精度图像信号模数转换电路,其特征在于:它包括多级流水线电路、延时对准寄存器阵列和数字校准电路,每一级流水线电路中包括采样保持模块、子ADC模块、子DAC模块、减法电路和余量放大模块;模拟输入信号第一流水线电路,首先在采样保持模块对信号进行采样保持,之后将信号输入到子ADC模块对信号进行量化,输出数字信号到延时对准寄存器阵列和子DAC模块,子DAC模块将信号转换为模拟信号后输出到减法电路,模拟信号与采样保持后的信号相减,再经余量放大模块将信号放大一定倍数输出到下一流水线电路;每一级流水线电路的输出与延时对准寄存器阵列连接,延时对准寄存器阵列输出与数字校准电路连接,信号经校准后输出;还包括一个时钟发生器,时钟发生器的输出分别与延时对准寄存器阵列和数字校准电路连接,所述余量放大模块的放大倍数为2n,n是ADC模块和DAC模块的位数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都市晶林科技有限公司,未经成都市晶林科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410518090.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top