[发明专利]一种延迟时间稳定的时钟树驱动电路有效

专利信息
申请号: 201410522174.4 申请日: 2014-09-30
公开(公告)号: CN104320121A 公开(公告)日: 2015-01-28
发明(设计)人: 贾雪绒 申请(专利权)人: 山东华芯半导体有限公司
主分类号: H03K19/003 分类号: H03K19/003;G11C11/4096
代理公司: 西安智邦专利商标代理有限公司 61211 代理人: 张倩
地址: 250101 山东省济南市高*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种延迟时间稳定的时钟树驱动电路,包括依次连接的一级时钟选择电路、驱动电路、二级时钟选择电路以及时钟沿对准电路,一级时钟选择电路、驱动电路以及二级时钟选择电路上均连接NMOS管和PMOS管,向所有NMOS管的栅端输入同一个电压,向所有PMOS管的栅端输入另一个相同电压,所有NMOS管的源端均接地,所有PMOS管的源端均接供电电压。解决了现有的时钟树驱动电路在供电电压抖动时会产生延迟,造成输出数据眼图变窄的技术问题,本发明的电路结构设计简单,但却大大改善了电路的性能。
搜索关键词: 一种 延迟时间 稳定 时钟 驱动 电路
【主权项】:
一种延迟时间稳定的时钟树驱动电路,包括依次连接的一级时钟选择电路、驱动电路、二级时钟选择电路以及时钟沿对准电路,其特征在于:所述一级时钟选择电路上还连接有NMOS管和PMOS管,NMOS管和PMOS管的漏端均与一级时钟选择电路连接;所述驱动电路上连接有NMOS管和PMOS管,NMOS管和PMOS管的漏端均与驱动电路连接;所述二级时钟选择电路上连接NMOS管和PMOS管,NMOS管和PMOS管的漏端均与二级时钟选择电路连接;向所有NMOS管的栅端输入同一个电压,向所有PMOS管的栅端输入另一个相同电压,所有NMOS管的源端均接地,所有PMOS管的源端均接供电电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东华芯半导体有限公司,未经山东华芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410522174.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top